Tryag File Manager
Home
-
Turbo Force
Current Path :
/
usr
/
share
/
locale
/
es
/
LC_MESSAGES
/
Upload File :
New :
File
Dir
//usr/share/locale/es/LC_MESSAGES/gas.mo
Þ•����> �����R��« ��ü£������¨Ú�����©Ú�����½Ú�����ÑÚ�����×Ú����ÙÚ�� ��óÛ��c��Ý��>���eÞ��A���¤Þ��O���æÞ��B���6ß��>���yß��?���¸ß��6���øß��!���/à��[���Qà��L��à�����úá��N��� â��C���Xâ��;���œâ��C���Øâ��3���ã��@���Pã��?���‘ã��H���Ñã��C���ä��5���^ä��—���”ä�����,å��t���½å��Î���2æ��v���ç��s���xç��?���ìç��I���,è��:���vè�����±è��K���Bé��7���Žé��7���Æé��L���þé��O���Kê��B���›ê��2���Þê��?���ë��=���Që��;���ë����Ëë��@���àì��>���!í��I���`í��A���ªí��;���ìí��O���(î��'���xî��F��� î��=���çî��D���%ï��C���jï��"���®ï����Ñï��>���Úð��>���ñ��,���Xñ��K���…ñ��>���Ññ��H���ò��;���Yò��"���•ò��A���¸ò��@���úò��D���;ó��j���€ó��9���ëó��3���%ô��@���Yô��L���šô��K���çô��–���3õ��H���Êõ��E���ö��E���Yö��]���Ÿö��-��ýö��3���+ø��5���_ø��.���•ø��=���Äø��]���ù��>���`ù��?���Ÿù��E���ßù��G���%ú��i���mú��D���×ú��O���û��|���lû��H���éû��L���2ü��,���ü��…���¬ü��B���2ý��?���uý��"���µý��N���Øý��B���'þ��8���jþ��"���£þ��H���Æþ��O���ÿ�� ��_ÿ�����i��-���n��$���œ��!���Á��%���ã��%��� �%���/�%���U�%���{����¡�*���±�«���Ü����ˆ�"����2���°�'���ã��������*� ���B����c�4���z����¯����¿����Ò����ê����ó����û�$����4���(�2���]�(�������¹����Ö�!���æ�����-���%�3���S�%���‡�&�������Ô�8���ç���� � ���/����=�3���P����„�`���˜�`���ù�&���Z� �������¢� ���Â�1���ã�5����8���K�D���„����É����Ö����å����ÿ���� ����& ����3 ����S ����` �-���~ �%���¬ ����Ò �%���æ ���� ���� ����% ����+ �B���8 ����{ �—�� �E���'���m����t �1��� �"��� �$���å �k��� ����v�7���•�4���Í�,����.���/�@���^�m���Ÿ�$��� �$���2�Ý���W�%���5�3���[�'����D��·�c��ü�'���`�e���ˆ�-���î�-����$���J����o�…��‚�—����2��� �&���Ó�.��ú�2���)�>���\�+���›�M���Ç�8����4���N����ƒ�2��� �(���Ó�V��ü�#���S�#���w����›����¹�#���×�#���û�#����(��C�W���l �A���Ä �'���!�J���.!�7���y!�8���±!�4���ê!�=���"�*���]"�2���ˆ"�·��»"�·��s$�&���+&�(���R&�6���{&�%���²&�/���Ø&�:���'�,���C'�4���p'����¥'�"���©'�"���Ì'�)���ï'����(�$���/(�"���T(����w(�#���(�"���±(�3���Ô(����)�0���')�3���X)�4���Œ)�2���Á)�"���ô)�$���*�2���<*�3���o*�.���£*�1���Ò*� ���+�3���%+�2���Y+�4���Œ+�3���Á+����õ+����,����2,�(���M,�/���v,�#���¦,�1���Ê,�2���ü,�2���/-�$���b-����‡-�'��� -�(���È-����ñ-�*���.�6���9.�#���p.�#���”.����¸.����Ó.�$���ð.�"���/����8/�'���I/����q/����‹/�-���¡/����Ï/����è/����ÿ/����0�!���*0�8���L0�6���…0�1���¼0�4���î0�*���#1����N1����`1�+���v1����¢1����º1����Ó1����é1����2�+���$2����P2�$���l2�,���‘2����¾2�7���Ú2�1���3�0���D3�6���u3�1���¬3�3���Þ3�3���4����F4�*���a4�4���Œ4�4���Á4�,���ö4�(���#5�$���L5�#���q5�-���•5�)���Ã5����í5�E���6�&���L6����s6�9���Š6�6���Ä6�3���û6�3���/7����c7����7����œ7����´7�4���Æ7�4���û7�3���08����d8����8�:���ž8�&���Ù8�A����9����B9�3���a9�3���•9�/���É9�)���ù9����#:�1���=:����o:�#���ˆ:�%���¬:����Ò:����ï:�%��� ;�%���/;����U;����e;����u;�D���…;���Ê;�)���è=�!���>�'���4>�8���\>�'���•>�%���½>�&���ã>���� ?����?����5?����H?����]?� ���r?����“?����®?�&���Ë?� ���ò?�"���@����6@����U@�+���p@�$���œ@�-���Á@�4���ï@�"���$A�-���GA����uA�3���{A�(���¯A�5���ØA����B����B� ���B�'���)B�4���QB�<���†B�5���ÃB�*���ùB�/���$C�4���TC�0���‰C�!���ºC�3���ÜC����D�³��&D�#���ÚE�%���þE�.���$F�1���SF�i���…F�C���ïF����3G�$���PG�D���uG����ºG����ÙG����÷G����H� ���6H�!���WH�Z��yH� ���ÔI����õI�;���J����PJ�"���jJ����J�!���¢J�'���ÄJ�!���ìJ�"���K�(���1K�*���ZK�.���…K�6���´K�0���ëK����L����1L�!���OL�'���qL����™L����®L� ���ÃL� ���äL����M����M�6���4M�6���kM�8���¢M�6���ÛM�4���N����GN����]N����rN����N����¦N����¼N�A���ÓN����O����+O����DO�#���dO�5���ˆO����¾O�(���ÊO�)���óO�!���P����?P����UP����iP����|P�!���›P����½P����ØP�0���ôP����%Q����AQ����aQ�>���wQ�'���¶Q����ÞQ����öQ�+��� R�-���9R����gR����€R����”R����°R�)���ÌR����öR�%���S�4���5S�+���jS� ���–S����·S�!���ÏS�4���ñS����&T�-���FT�)���tT�=���žT�!���ÜT����þT�1���U�:���NU����‰U�3���¨U�:���ÜU�=���V����UV�-���dV�3���’V�#���ÆV�&���êV����W����#W����8W�/���RW����‚W�&���•W����¼W����ÓW����íW�����X�-���X�+���GX� ���sX�"���”X����·X�+���ÓX�"���ÿX� ���"Y� ���CY�2���dY�6���—Y����ÎY�%���âY�#���Z�2���,Z�0���_Z����Z����§Z����¶Z����ÆZ����ÕZ����âZ�3���ûZ�2���/[����b[�$���q[�!���–[� ���¸[�E���Ù[�-���\�F���M\�M���”\�7���â\�5���]����P]� ���n]�.���]�&���¾]�@���å]�W��&^�)���~_�&���¨_�%���Ï_�,���õ_�%���"`����H`�T���[`�9���°`�9���ê`�<���$a�!���aa����ƒa����£a����Àa�5���Ða����b�$���b�"���Db����gb�"���„b����§b����Åb����Õb����òb����ùb�#���c�1���%c����Wc�5���wc�3���c�*���ác�"���d�"���/d����Rd����ld� ���‹d�7���¬d����äd����ûd����e�%���*e�/���Pe����€e�'���še�0���Âe� ���óe����f�6���,f����cf�*���kf����–f�$���µf�"���Úf����ýf����g����*g����Ag�+���Xg����„g�2���œg�.���Ïg����þg�,���h�#���Ah� ���eh�%���sh�!���™h�%���»h�?���áh�,���!i�%���Ni�(���ti�<���i����Úi�1���ôi����&j����Ej�3���Wj����‹j�4���§j����Üj�$���üj����!k�,���>k�@���kk����¬k�6���Ãk�$���úk�)���l����Il�>��Xl�!���—p�$���¹p�/���Þp�$���q�*���3q�*���^q����‰q�,���¨q����Õq����ïq�2��� r�:���<r����wr����Œr�7���«r����ãr����ür����s����4s����Es�#���Vs����zs����’s�@���¥s�O���æs�/���6t�3���ft�/���št�6���Êt�=���u�O���?u�J���u�>���Úu�*���v�,���Dv�)���qv�*���›v�2���Æv�&���ùv�+��� w� ���Lw�0���mw�(���žw�/���Çw�1���÷w�0���)x�0���Zx�'���‹x�0���³x�'���äx�.���y�0���;y�)���ly�(���–y����¿y����×y����íy���� z�/���&z�1���Vz�3���ˆz�4���¼z�]���ñz�/���O{�.���{�+���®{�+���Ú{�&���|�%���-|�+���S|�-���|�#���|�O���Ñ|�q���!}����“}�R���±}�(���~�B���-~�.���p~�A���Ÿ~�5���á~�,����.���D�s���s�k���ç�>���S€�"���’€�+���µ€�!���á€�+����2���/�%���b�/���ˆ�1���¸�I���ê����4‚�'���E‚�-���m‚�7���›‚�0���Ó‚�$���ƒ�)���)ƒ�'���Sƒ�(���{ƒ�)���¤ƒ�(���΃����÷ƒ����„����1„����I„����d„����z„� ���”„� ���µ„����Ö„�#���î„�$���…�"���7…�&���Z…�%���…����§…� ���Ä…����å…����†�&��� †�&���G†����n†�&���ކ����µ†����Ò†����î†�!���‡����(‡�(���?‡�#���h‡�#���Œ‡�#���°‡����Ô‡�!���ò‡� ���ˆ����5ˆ����Tˆ����qˆ�(���ˆ�+���¸ˆ�+���äˆ�2���‰�2���C‰�7���v‰�7���®‰�&���æ‰�%��� Š�/���3Š�=���cŠ����¡Š����¿Š����ØŠ�"���ñŠ�"���‹����7‹�&���V‹�(���}‹�"���¦‹� ���É‹����ê‹�/��� Œ�/���9Œ����iŒ����ƒŒ�(���–Œ����¿Œ����ÛŒ����íŒ�1���� ���7����X����s����Œ�2���¨�7���Û����Ž�=���'Ž����eŽ�"���„Ž����§Ž�+���ÅŽ�(���ñŽ�8����"���S����v����“����³����Å�$���Ý�����*����8���@����y����’����¯�%���Ï�*���õ�1��� ‘�-���R‘����€‘����˜‘����µ‘����Æ‘�2���Ø‘�-���’����9’�7���Q’�8���‰’�9���Â’�9���ü’�2���6“�'���i“�'���‘“�8���¹“�;���ò“�&���.”�-���U”�3���ƒ”�2���·”�H��ê”�(���3–�ì���\–����I—����d—�4���—�%���´—�!���Ú—�/��ü—�%���,œ�0���Rœ����ƒœ���� œ�5���¿œ�L���õœ� ���B� ���c����„����¤����Ã����ã����ž�.���"ž�(���Qž����zž�.���•ž�9���Äž� ���þž����Ÿ����Ÿ����7Ÿ�$���IŸ����nŸ����Ÿ����Ÿ�+���¢Ÿ�/���Ο�"���þŸ�*���! ����L �7���l ����¤ ����Á � ���Ô ����õ ����¡�2���¡����I¡�2���i¡�<���œ¡����Ù¡�7���ï¡�6���'¢�$���^¢���ƒ¢�;���1¦�b���m¦�5���Ц����§�0���§����J§����\§����v§����ާ�$���§§����̧�(���å§�$���¨�!���3¨�4���U¨�4���Ѝ�!���¿¨�!���á¨����©���� ©����>©����Y©�4���e©����š©�#���°©�)���Ô©����þ©���� ª����+ª����Dª����_ª����sª����„ª�!���˜ª����ºª�,���Õª�B���«�&���E«� ���l«�1���«�2���¿«�:���ò«�'���-¬�%���U¬�'���{¬�%���£¬�9���ɬ�����=���"�A���`�B���¢�B���å����(®�&���8®�)���_®�'���‰®�&���±®�%���Ø®�#���þ®�"���"¯����E¯�1���c¯�0���•¯����Ư�'��å¯�<��� ²�?���J²����в�N���—²� ���æ²����³����%³� ���E³�!���f³�1���ˆ³�-���º³�-���è³�/���´�R���F´����™´�!���¸´����Ú´�2���ú´�4���-µ�$���bµ����‡µ�?��� µ�A���àµ�,���"¶�,���O¶�Â��|¶�*���?¸����j¸�$���†¸�(���«¸�*���Ô¸�8���ÿ¸�7���8¹�6���p¹�"���§¹����ʹ����á¹�7���ú¹����2º����Iº�0���fº�#���—º�!���»º�?���ݺ�8���»�9���V»�D���»�0���Õ»�5���¼� ���<¼�2���]¼����¼�2���£¼�"���Ö¼�í��ù¼�H���ç¾�2���0¿����c¿�!���ƒ¿����¥¿����µ¿����Ò¿����ë¿�;����À�9���<À�#���vÀ�a���šÀ�5���üÀ�6���2Á�-���iÁ����—Á�.���µÁ����äÁ�!���ÿÁ�+���!Â����MÂ�-���jÂ�,���˜Â�D���ÅÂ���� Ã����'Ã�3���CÃ�%���wÃ�%���Ã�9���ÃÃ�;���ýÃ�<���9Ä����vÄ�4���–Ä�*���ËÄ�)���öÄ�)��� Å�)���JÅ�-���tÅ�.���¢Å�”���ÑÅ�%���fÆ�,���ŒÆ�1���¹Æ�7���ëÆ�-���#Ç�>���QÇ�2���Ç�+���ÃÇ�1���ïÇ�(���!È�5���JÈ�4���€È����µÈ�'���ÇÈ����ïÈ�.���É����4É�4���SÉ�!���ˆÉ�$���ªÉ�&���ÏÉ�0���öÉ�4���'Ê�@���\Ê�%���Ê����ÃÊ�3���ÙÊ�3��� Ë�/���AË�<���qË�'���®Ë�'���ÖË�+���þË����*Ì�5���GÌ�0���}Ì�"���®Ì����ÑÌ�0���ëÌ�"���Í�&���?Í�3���fÍ����šÍ�,���°Í�%���ÝÍ�'���Î�'���+Î����SÎ����kÎ����‡Î�!���œÎ����¾Î����ÖÎ����ïÎ����Ï����Ï����7Ï����HÏ�/���_Ï����Ï����¯Ï����ÉÏ�!���ÞÏ�����Ð����Ð����8Ð����VÐ� ���rÐ�%���“Ð����¹Ð����ÖÐ�)���ôÐ����Ñ� ���<Ñ����]Ñ�3���wÑ����«Ñ����ÄÑ� ���ßÑ�&����Ò�&���'Ò�8���NÒ�$���‡Ò����¬Ò����ÇÒ����áÒ�"���þÒ�)���!Ó����KÓ����fÓ����~Ó����–Ó����°Ó����ËÓ�$���êÓ����Ô����+Ô����FÔ�-���\Ô�0���ŠÔ�#���»Ô�4���ßÔ�&���Õ�J���;Õ����†Õ�7���£Õ�8���ÛÕ�f���Ö�&���{Ö�&���¢Ö����ÉÖ����æÖ�!���ùÖ����×�z���;×�>��¶×�1���õØ�/���'Ù�.���WÙ����†Ù�<���¤Ù����áÙ�%����Ú�&���&Ú�&���MÚ����tÚ�&���’Ú����¹Ú�$���×Ú����üÚ����Û�;���2Û����nÛ����‡Û� ���Û�3���šÛ�.���ÎÛ����ýÛ����Ü�;���-Ü�(���iÜ�)���’Ü�-���¼Ü�$���êÜ�6���Ý�)���FÝ�,���pÝ����Ý�*���¯Ý�*���ÚÝ�7���Þ�4���=Þ�!���rÞ����”Þ�+���³Þ����ßÞ�$���ùÞ�0���ß�)���Oß�>���yß�$���¸ß�$���Ýß����à�%���"à�'���Hà�&���pà�:���—à�+���Òà����þà����á�<���á�<���Uá����’á�"���Ÿá����Âá�(���Ùá�I���â�3���Lâ����€â����šâ�#���·â����Ûâ����ïâ����ã����ã����0ã����Dã�/���Yã����‰ã�)���¤ã����Îã����ìã����øã����ä����5ä�3���Pä����„ä����¤ä� ���Ää�!���åä�A���å�<���Iå����†å�-���¦å�2���Ôå�D���æ����Læ����`æ����xæ�3���“æ�-���Çæ�'���õæ�'���ç�,���Eç�*���rç�(���ç�.���Æç����õç�*���è����?è�*���Zè�#���…è����©è����Àè����Õè����êè����þè�,���é����=é����Né����eé�!���„é����¦é����Ãé����áé����ýé����ê����'ê�!���8ê����Zê�)���mê����—ê����·ê����Æê����ãê�.���üê�2���+ë����^ë����yë�.���–ë�$���Åë����êë����ÿë����ì����.ì�&���Eì�4���lì�"���¡ì�(���Äì����íì����í����'í����?í����Rí����dí����zí����‘í����§í����¿í����Òí����çí����î����"î�)���.î����Xî����lî����~î����˜î�#���´î����Øî�$���õî����ï�>���1ï�D���pï����µï����Æï� ���àï����ð����ð����-ð�&���Jð�6���qð�!���¨ð�$���Êð����ïð�(���ñ�.���,ñ�>���[ñ� ���šñ����»ñ�,���Úñ����ò���� ò�&���:ò����aò�&���€ò� ���§ò� ���Èò�)���éò����ó����1ó�'���Ló�(���tó�3���ó�+���Ñó����ýó����ô����%ô�D���=ô����‚ô�$���ô����Âô����Ôô����çô�-���ÿô�)���-õ����Wõ����võ�*���–õ����Áõ����Ýõ����ûõ����ö����.ö�3���Aö�#���uö�&���™ö�'���Àö�)���èö����÷�-���$÷�0���R÷�'���ƒ÷�*���«÷����Ö÷� ���ó÷�%���ø� ���:ø�-���[ø����‰ø�(���©ø�%���Òø�0���øø����)ù����>ù�2���Xù�6���‹ù�!���Âù�9���äù�/���ú�#���Nú�+���rú�1���žú�4���Ðú�.���û�5���4û�/���jû�0���šû�*���Ëû����öû����ü����"ü�#���?ü�&���cü� ���Šü����«ü����Êü� ���ãü� ���ý����%ý�0���>ý����oý����‚ý�4���¢ý� ���×ý����øý����þ�-���4þ����bþ����þ�(���Ÿþ����Èþ�)���àþ� ��� ÿ����ÿ�&���4ÿ�"���[ÿ�)���~ÿ�#���¨ÿ�(���Ìÿ����õÿ�$�����C���)��6���m��-���¤��*���Ò��%���ý��+���#�2���O�*���‚�/�������Ý�,���ý�?���*����j�4���‰�:���¾�=���ù�.���7�'���f�#���Ž�"���²�8���Õ�7����:���F�:�������¼�C���Ø�����"���-� ���P�"���q�&���”����»����Û����ð����� ����%���8�$���^����ƒ���� ����¹�"���Ò�,���õ�4���"����W�(���n����—� ���·�$���Ø����ý�2�������O����o����€����™����µ�'���È�-���ð�+��� ����J �)���f � ��� �#���± ����Õ �!���ä ���� ����$ ����; ����Q ����g ����z ����† �=���œ ����Ú � ���ê ����ø ��������*����C����Z����o����|����˜����¶����Í����Ü����ö�1����$���G�?���l����¬����Ê����ä����û���� ����$ ����; �=���P ����Ž �(���š �0���à �1���ô �<���&����c�(���ƒ�)���¬����Ö�1���ô�'���&�/���N����~��������¼�(���Ô�(���ý����&����>�"���U�+���x����¤����Ä����Ø����ä����ð�����%�������9����U����i����~�����%���½�$���ã�*�������3�-���M�"���{�/���ž�+���Î����ú�+����@���<����}�!�������²�$���Ì�'���ñ��������3�$���O�"���t�!���—����¹�+���×�5�������9�&���F�(���m�3���–�!���Ê����ì��������� ���=����^����u����“�(���¥�&���Î����õ�'����2���<����o����‹�1���¥�)���×����� ���� ���5�(���V���������3���½�5���ñ�G���'�3���o�3���£����×�*���î�+����$���E�.���j�'���™�&���Á�6���è�����,���6�'���c�!���‹�"�������Ð�(���î�'�������?����Z����m����}����š�9���ª����ä�)���õ��������8�!���R� ���t����•�(���¯����Ø����ø�,�������>����]�2���z�'�������Õ����õ�#����,���7����d�2���|�1���¯�)���á�+��� �&���7 �4���^ �%���“ �%���¹ �"���ß �%���!�0���(!�&���Y!�&���€!�+���§!�*���Ó!�*���þ!�!���)"�1���K"�1���}"�0���¯"�0���à"�(���#�1���:#�&���l#����“#�)���¯#����Ù#�5���ô#�#���*$�"���N$�I���q$�/���»$�4���ë$���� %�<���<%�)���y%�1���£%�$���Õ%�)���ú%�*���$&�:���O&�/���Š&�*���º&�)���å&�!���'�2���1'�C���d'�%���¨'�(���Î'�/���÷'�'���'(�3���O(�-���ƒ(�*���±(�5���Ü(�3���)�3���F)�0���z)�5���«)�2���á)�A���*�1���V*�7���ˆ*�-���À*�G���î*�<���6+����s+�+���‘+�%���½+����ã+�3����,�$���4,����Y,� ���r,�"���“,����¶,����Í,����ã,����ø,����-����0-����J-����i-�)���ƒ-�J���-�)���ø-����".����9.�)���T.�&���~.� ���¥.�"���Æ.����é.����/����!/����=/�"���N/����q/�-���/�9���½/����÷/�%��� 0�)���00�)���Z0�)���„0����®0����Ì0�&���Þ0����1����%1�;���71�/���s1�#���£1����Ç1����Þ1����þ1�1���2�&���O2�1���v2����¨2�1���Ä2����ö2����3����%3����C3����]3����{3����•3�1���¤3�'���Ö3����þ3���� 4����#4����34�*���N4����y4����4�A���§4����é4�����5����5����.5����M5�<���d5�"���¡5�.���Ä5�.���ó5�.���"6�.���Q6�.���€6�/���¯6�-���ß6�/��� 7�)���=7�(���g7�(���7�1���¹7�&���ë7�(���8����;8����L8����h8�#���8����£8�*���¼8� ���ç8����9�-���9����L9����b9����x9�&���•9�2���¼9����ï9�"��� :����0:�'���C:����k:�"���ˆ:�)���«:�)���Õ:�)���ÿ:����);����:;�%���O;�2���u;�/���¨;�<���Ø;����<� ���*<����8<����Q<����h<����<����˜<�#���¬<�!���Ð<�#���ò<����=����3=� ���S=����t=����Š=����£=�#���½=�"���á=����>����>�9���8>�=���r>����°>����Ê>����é>����ÿ>�#���?����9?�+���R?�*���~?����©?�9���»?�;���õ?�;���1@�<���m@�.���ª@�/���Ù@�&��� A�J���0A�6���{A����²A�X���ÐA����)B�*���?B�E���jB����°B�@���ÅB����C����&C�H���9C�B���‚C�7���ÅC�"���ýC���� D�$���>D�0���cD�#���”D����¸D�"���ÑD����ôD����E����$E����3E����NE����lE����|E�-���ŽE�$���¼E����áE����ðE����F����F����&F����2F����?F�$���_F� ���„F� ���’F� ��� F����ªF����¼F�2���ÈF����ûF����G����G����9G����XG�+���iG� ���•G����£G����ÂG����×G� ���íG�"���ûG����H�6���5H����lH����…H� ���›H����¦H����ÂH�%���ÕH� ���ûH���� I����"I����:I����GI����VI����fI�:���„I�7���¿I����÷I����J�"���&J����IJ����[J����hJ����€J����J����£J����°J����ÅJ� ���ÒJ�,���àJ���� K����"K�-���>K�!���lK�"���ŽK�5���±K����çK����L����#L�+���@L�/���lL�-���œL����ÊL�)���ÜL����M� ���M����'M����DM����VM����mM����M����ŸM����³M����ÇM� ���ßM�'����N�U���(N�D���~N�J���ÃN�(���O�"���7O����ZO�#���wO����›O����¶O� ���ÐO�(���ñO����P�/���2P�)���bP�(���ŒP����µP�.���ÍP�*���üP����'Q�"���EQ�0���hQ����™Q�.���·Q����æQ����R�.��� R����OR����hR�!���R�*���¡R�#���ÌR����ðR����S����S�*���0S� ���[S�3���|S�#���°S����ÔS�2���êS�0���T�'���NT����vT�&���‹T�/���²T�%���âT�9���U�K���BU�>���ŽU�A���ÍU�>���V�;���NV����ŠV�)���’V�.���¼V����ëV���� W����%W����@W����`W�1���€W�2���²W����åW����ýW�(���X�*���;X����fX����€X����šX�*���«X����ÖX�6���íX����$Y�,���6Y�0���cY�5���”Y����ÊY����éY� ���Z�)���%Z�)���OZ� ���yZ����‡Z�D���”Z�!���ÙZ�!���ûZ�$���[�/���B[����r[�#���{[�"���Ÿ[����Â[�&���Î[����õ[�-���\� ���C\�2���Q\�%���„\�"���ª\����Í\�5���é\�3���]�)���S]�)���}]�4���§]����Ü]����ø]�$���^�'���9^�"���a^�A���„^����Æ^����Û^����÷^�0���_�$���=_�$���b_����‡_�'���§_����Ï_����ß_�#���ÿ_�%���#`����I`����]`����n`�!���€`�$���¢`�%���Ç`�$���í`�E���a�-���Xa�!���†a����¨a����Åa����ßa����ÿa�&���b�%���@b����fb����b����œb����¹b����Ôb����ñb�)���c����6c�D���Uc�!���šc����¼c����Úc����ôc����d����-d�'���Hd�,���pd�8���d����Öd����ðd����e����e����6e����Ne����ie����„e����œe�5���´e����êe�-���ÿe�,���-f�+���Zf����†f�$���f����Âf����Õf�I���ôf�,���>g�D���kg�1���°g����âg����ùg�'���h�3���:h�!���nh�(���h�@���¹h�>���úh�"���9i�'���\i�'���„i�/���¬i�1���Üi�(���j�%���7j�&���]j� ���„j�0���j�&���Àj�2���çj�+���k�%���Fk�#���lk�5���k�+���Æk����òk����l����*l����Al�%���Tl����zl����–l�<���¯l� ���ìl���� m�0���*m�5���[m�%���‘m����·m�#���Õm�-���ùm�%���'n����Mn�'���hn�&���n�0���·n�.���èn����o�G���+o�'���so�0���›o�%���Ìo����òo���� p�$���&p� ���Kp����Up�%���pp�#���–p����ºp�#���Ùp�'���ýp����%q�+���Aq����mq�,���Œq�*���¹q�%���äq���� r�4���r����Hr�%���Ur�%���{r����¡r����»r�,���Ôr�)���s�'���+s�(���Ss�#���|s�*��� s�7���Ës�"���t����&t�*���?t�,���jt�-���—t�+���Åt����ñt�(���u�D���4u�'���yu�%���¡u�4���Çu�-���üu�>���*v�5���iv�*���Ÿv�0���Êv�6���ûv�2���2w� ���ew�.���†w����µw����Æw����ãw����ùw�*���x����;x����Nx�"���^x�#���x�+���¥x�,���Ñx�#���þx�#���"y����Fy�,���Xy� ���…y����¦y����¼y����Úy����ìy����þy�1���z����Hz����bz����}z����—z����°z����Îz�%���ãz�*��� {�0���4{����e{�:���z{����µ{�*���Ñ{�7���ü{����4|�!���P|����r|����…|�"��� |�%���Ã|����é|�+���ù|�!���%}����G}�.���b}�"���‘}�/���´}� ���ä}�"���~����(~����E~�%���b~�/���ˆ~����¸~����Ç~� ���ã~�!���ñ~��������0����G�#���a�0���…����¶����¾����Þ����ñ����€����%€����6€�&���Q€�#���x€����œ€����´€����Ï€����ë€������������/�'���A�0���i� ���š�B���»� ���þ�#���‚����C‚����c‚����|‚����‘‚���� ‚����´‚����Æ‚�"���Ú‚����ý‚����ƒ����)ƒ����<ƒ����Qƒ����dƒ����ƒ����˜ƒ�A���¬ƒ�4���îƒ����#„�!���:„����\„�%���t„����š„����¶„����΄����í„� ���…����…����-…� ���H…�3���i…����…�,���³…�:���à…�!���†� ���=†����^†����w†����‹†����¥†����Ć�!���ã†����‡����‡����>‡����\‡�1���z‡�+���¬‡�!���؇����ú‡�"���ˆ�6���9ˆ�.���pˆ����Ÿˆ� ���ºˆ����Ûˆ�!���òˆ�*���‰����?‰�"���[‰�'���~‰����¦‰�%���º‰����à‰����õ‰����Š����Š����/Š����@Š����RŠ����cŠ����uŠ����†Š����˜Š� ���«Š����¹Š����ÈŠ����׊����èŠ����÷Š����‹����‹����(‹����9‹����H‹����X‹����i‹����{‹����Œ‹����ž‹����°‹����‹����Ó‹����å‹����÷‹���� Œ����Œ����-Œ����>Œ����OŒ����aŒ����qŒ����„Œ����“Œ����¤Œ����³Œ����ÄŒ����ÕŒ����èŒ����ùŒ���� ����$����<����T����e����u� ���…�-���“�)���Á����ë�0���ý�0���.Ž�2���_Ž�1���’Ž�&���ÄŽ����ëŽ�����1��� ����R�$���r�)���—����Á�,���à�3��� �,���A�1���n���� ����³�%���Ê�!���ð����‘����+‘�.���K‘�<���z‘�1���·‘�+���é‘�A���’�%���W’�'���}’����¥’�(���¾’����ç’����þ’�D���“�#���X“����|“����™“�I��ª“����ô”����•����$•����*•�^��,•�=��‹–�¤��É—�F���n™�F���µ™�O���ü™�M���Lš�G���šš�C���âš�;���&›�"���b›�k���…›�Œ��ñ›����~�e���Ž�P���ô�>���Ež�D���„ž�8���Éž�B���Ÿ�D���EŸ�X���ŠŸ�X���ãŸ�9���< �Ö���v �½���M¡�„���¢���¢����—£�w���¤�L���¤�G���ܤ�D���$¥�Ÿ���i¥�N��� ¦�A���X¦�H���š¦�W���ã¦�Z���;§�Q���–§�0���è§�H���¨�A���b¨�<���¤¨�:��á¨�D���ª�?���aª�U���¡ª�C���÷ª�B���;«�[���~«�%���Ú«�O����¬�A���P¬�Q���’¬�G���ä¬�#���,���P�L���n®�M���»®�-��� ¯�M���7¯�@���…¯�J���Ư�=���°�#���O°�J���s°�I���¾°�U���±�w���^±�;���Ö±�E���²�N���X²�P���§²�V���ø²�ž���O³�W���î³�R���F´�R���™´�r���ì´�z��_µ�6���Ú¶�<���·�2���N·�B���·�m���Ä·�C���2¸�D���v¸�P���»¸�O���¹�m���\¹�F���ʹ�[���º�}���mº�S���ëº�T���?»�/���”»�ˆ���Ä»�J���M¼�C���˜¼�#���ܼ�Z����½�E���[½�C���¡½�#���å½�Q��� ¾�k���[¾���Ǿ����ã¿�4���è¿�$���À�,���BÀ�3���oÀ�3���£À�6���×À�6���Á�6���EÁ����|Á�8���Á�¼���ÈÁ����…Â�%���‰Â�7���¯Â�0���çÂ� ���Ã����9Ã�"���VÃ����yÃ�9���ŒÃ����ÆÃ�"���ÜÃ����ÿÃ����Ä����"Ä� ���*Ä�-���5Ä�;���cÄ�5���ŸÄ�+���ÕÄ�#���Å����%Å����7Å�#���VÅ�,���zÅ�2���§Å�%���ÚÅ�&����Æ����'Æ�E���8Æ����~Æ� ���’Æ����œÆ�D���µÆ����úÆ�j���Ç�j���~Ç�*���éÇ�"���È�&���7È�!���^È�7���€È�@���¸È�G���ùÈ�N���AÉ����É���� É����²É����ÎÉ����èÉ����úÉ�)��� Ê����4Ê�$���DÊ�1���iÊ�+���›Ê����ÇÊ�'���ÚÊ����Ë����Ë����Ë����#Ë�T���3Ë����ˆË�Û��›Ë�K���wÍ�4��ÃÍ����øÎ�7���Ï�#���NÏ�*���rÏ�Œ���Ï� ���*Ð�=���KÐ�:���‰Ð�0���ÄÐ�4���õÐ�L���*Ñ�w���wÑ�*���ïÑ�*���Ò�é���EÒ�.���/Ó�8���^Ó�*���—Ó�i��ÂÓ���,Õ�/���½Ö�—���íÖ�3���…×�-���¹×�'���ç×����Ø�Î�� Ø�š���ïÙ�<���ŠÚ�,���ÇÚ�S��ôÚ�8���HÜ�>���Ü�4���ÀÜ�G���õÜ�A���=Ý�<���Ý�"���¼Ý�=���ßÝ�+���Þ�´��IÞ�$���þà�$���#á�&���Há�&���oá�-���–á�$���Äá�$���éá�è��â�Q���÷ã�P���Iä�.���šä�C���Éä�O��� å�A���]å�<���Ÿå�=���Üå�7���æ�<���Ræ�í��æ�à��}è�+���^ê�1���Šê�D���¼ê�+���ë�1���-ë�7���_ë�2���—ë�1���Êë����üë�'����ì�'���(ì�2���Pì����ƒì�.���Ÿì�&���Îì����õì�'���í�(���9í�7���bí����ší�3���¸í�2���ìí�3���î�C���Sî�$���—î�8���¼î�1���õî�2���'ï�;���Zï�2���–ï�'���Éï�;���ñï�C���-ð�:���qð�B���¬ð����ïð����ñ�!���+ñ�4���Mñ�5���‚ñ�7���¸ñ�0���ðñ�1���!ò�1���Sò�1���…ò����·ò�0���×ò�'���ó����0ó�=���Mó�<���‹ó�&���Èó�&���ïó�!���ô�"���8ô�1���[ô�)���ô����·ô�2���Èô����ûô����õ�;���+õ�#���gõ����‹õ���� õ����µõ�)���Íõ�@���÷õ�<���8ö�:���uö�<���°ö�4���íö����"÷����6÷�5���J÷�"���€÷�0���£÷����Ô÷����è÷�#���ø�:���'ø����bø�2���ø�;���´ø�#���ðø�6���ù�0���Kù�7���|ù�3���´ù�?���èù�9���(ú�B���bú����¥ú�:���¼ú�:���÷ú�C���2û�,���vû�5���£û�1���Ùû�&���ü�:���2ü�6���mü����¤ü�f���½ü�/���$ý����Tý�G���lý�D���´ý�9���ùý�B���3þ� ���vþ�%���—þ����½þ����Üþ�:���íþ�C���(ÿ�8���lÿ�#���¥ÿ�!���Éÿ�:���ëÿ�=���&��F���d��'���«��9���Ó��B��� �>���P�4�������Ä�2���Û�����0���-�.���^�#����)���±�2���Û�.�������=����N����_�W���p�Q��È�7����,���R�&����<���¦�&���ã�'��� �(���2����[����o����ˆ����ž����´�3���Ì�0�����0���1�-���b�*����*���»�!���æ���� �4���' �&���\ �/���ƒ �5���³ �,���é �4��� ����K �:���Q �1���Œ �U���¾ ����� ���� ���(�,���6�K���c�K���¯�M���û�=���I�5���‡�6���½�>���ô�-���3 �H���a ����ª �Ì��Æ �*���“�+���¾�8���ê�E���#����i�\���ú� ���W�-���x�Y���¦�(��������)� ���I�(���j�)���“�)���½�ƒ��ç� ���k�,���Œ�@���¹�!���ú�,�������I�$���d�*���‰�$���´�'���Ù�+����3���-�8���a�K���š�7���æ�����"���2�&���U�,���|����©����Â�+���Û�+�������3����K�B���j�B����D���ð�B���5�@���x����¹����Ó�&���ï��������2����N�N���k����º� ���Ö�&���÷�@����T���_����´�/���Å�0���õ�.���&����U����t�����/���©�%���Ù�!���ÿ�$���!�G���F�)���Ž�"���¸�$���Û�P�����;���Q�(�������¶�2���Ó�6����'���=����e�(����$���ª�3���Ï�*��� �3���. �>���b �5���¡ �)���× ����!�&��� !�8���G!�.���€!�?���¯!�;���ï!�\���+"�0���ˆ"�,���¹"�M���æ"�K���4#�)���€#�R���ª#�Q���ý#�T���O$����¤$�@���º$�\���û$�K���X%�-���¤%����Ò%����ï%�!���&�F���1&����x&�B���&�!���Ò&�!���ô&�"���'�0���9'�D���j'�9���¯'�,���é'�/���(�$���F(�7���k(�2���£(�2���Ö(�,��� )�J���6)�H���)�!���Ê)�2���ì)�1���*�=���Q*�<���*����Ì*����æ*����ø*����+�#���+����A+�>���a+�=��� +����Þ+�%���ó+�+���,�+���E,�M���q,�5���¿,�M���õ,�^���C-�D���¢-�B���ç-�&���*.�&���Q.�.���x.�4���§.�P���Ü.�v��-/�3���¤0�0���Ø0�.��� 1�1���81�:���j1����¥1�X���¹1�D���2�D���W2�G���œ2�+���ä2�*���3�%���;3����a3�;���t3����°3�,���É3�'���ö3�%���4�#���D4����h4����†4�$���–4����»4����Â4�+���Ê4�6���ö4�%���-5�;���S5�7���5�H���Ç5�0���6�1���A6�'���s6�,���›6�3���È6�Q���ü6�%���N7�!���t7����–7�2���7�:���à7� ���8�4���<8�=���q8�&���¯8����Ö8�D���ô8����99�5���A9�-���w9�/���¥9�-���Õ9����:����:����>:����\:�5���x:�'���®:�@���Ö:�2���;����J;�0���f;�1���—;� ���É;�*���×;�#���<�9���&<�b���`<�D���Ã<�4���=�2���==�A���p=� ���²=�?���Ó=� ���>����4>�:���H>�#���ƒ>�M���§>�#���õ>�(���?�&���B?�/���i?�B���™?����Ü?�K���ù?�5���E@�/���{@����«@�©��¾@�$���hF�6���F�<���ÄF�,���G�2���.G�4���aG�&���–G�9���½G����÷G����H�4���3H�=���hH����¦H����ºH�=���ØH�#���I�,���:I����gI����€I����‘I�-���¤I����ÒI����íI�H���J�U���LJ�5���¢J�6���ØJ�<���K�C���LK�R���K�`���ãK�U���DL�K���šL�4���æL�+���M�+���GM�=���sM�F���±M�-���øM�8���&N� ���_N�8���€N�5���¹N�?���ïN�?���/O�>���oO�>���®O�4���íO�>���"P�4���aP�>���–P�>���ÕP�.���Q�-���CQ����qQ����‰Q�)���¥Q����ÏQ�;���îQ�=���*R�6���hR�@���ŸR�c���àR�?���DS�9���„S�9���¾S�1���øS�-���*T�1���XT�2���ŠT�?���½T�#���ýT�j���!U�™���ŒU�"���&V�i���IV�-���³V�C���áV�4���%W�S���ZW�9���®W�3���èW�9���X�›���VX�‹���òX�C���~Y�,���ÂY�A���ïY�+���1Z�4���]Z�B���’Z�.���ÕZ�7���[�5���<[�Z���r[����Í[�(���Þ[�.���\�C���6\�K���z\�.���Æ\�;���õ\�*���1]�+���\]�-���ˆ]�,���¶]����ã]�#���^����'^����D^����d^�!���|^�,���ž^�-���Ë^����ù^�(���_�0���>_�-���o_�1���_�*���Ï_����ú_�+���`�$���C`����h`�.���‡`�3���¶`�'���ê`�)���a����<a����Za����va�*���Ža����¹a�/���Ôa�)���b�*���.b�'���Yb����b�%���Ÿb�%���Åb�$���ëb� ���c�!���1c�,���Sc�+���€c�+���¬c�2���Øc�2���d�7���>d�7���vd�/���®d�-���Þd�<���e�?���Ie����‰e����¤e����Ãe�#���Ýe�'���f�#���)f�*���Mf�,���xf�1���¥f�)���×f�!���g�6���#g�6���Zg����‘g����g�5���Äg�%���úg���� h�'���3h�9���[h�%���•h����»h����Úh����öh�?���i�E���Vi����œi�H���³i�"���üi�&���j�#���Fj�0���jj�+���›j�<���Çj�)���k� ���.k�$���Ok����tk����‡k�$��� k����Åk�2���Úk�>��� l����Ll� ���fl�&���‡l�8���®l�8���çl�C��� m�?���dm����¤m����½m����Üm����óm�9���n�8���En�"���~n�7���¡n�8���Ùn�9���o�=���Lo�N���Šo�0���Ùo�1��� p�?���<p�E���|p�-���Âp�3���ðp�Q���$q�S���vq�|��Êq�/���Gs����ws����xt�!���—t�>���¹t�5���øt����.u�@��Ku�/���Œy�:���¼y�$���÷y����z�6���;z�_���rz�+���Òz�&���þz�%���%{�$���K{�%���p{�$���–{�%���»{�>���á{�7��� |����X|�<���w|�@���´|����õ|����ý|����}����0}�*���C}����n}����‚}����’}�2���¥}�;���Ø}�2���~�.���G~�%���v~�D���œ~�%���á~�����%��� ����F����X�<���k�'���¨�:���Ð�N���€����Z€�@���x€�C���¹€�*���ý€�]��(�B���†…�q���É…�6���;†����r†�:���‹†����Ɔ����Þ†����þ†����‡�8���9‡����r‡�<���‡�8���͇�1���ˆ�D���8ˆ�D���}ˆ�$���ˆ�2���çˆ�!���‰�"���<‰�*���_‰����Љ�A���š‰�!���܉�5���þ‰�6���4Š�!���kŠ�*���Š�%���¸Š����ÞŠ����ùŠ����‹����.‹�*���I‹�#���t‹�/���˜‹�W���È‹�3��� Œ�.���TŒ�J���ƒŒ�K���ÎŒ�<����0���W�.���ˆ�+���·�-���ã�D���Ž�+���VŽ�W���‚Ž�^���ÚŽ�]���9�]���—����õ�4����4���G�+���|�*���¨�2���Ó�*���‘�)���1‘� ���[‘�=���|‘�>���º‘����ù‘�U��’�P���n”�S���¿”����•�`���#•�"���„•����§•�)���Å•�(���ï•�)���–�<���B–�H���–�H���È–�F���—�V���X—�#���¯—�'���Ó—�%���û—�7���!˜�@���Y˜�)���š˜����Ę�V���ã˜�O���:™�4���Š™�4���¿™�¤��ô™�2���™›�$���Ì›�)���ñ›�.���œ�4���Jœ�N���œ�A���Μ�@����@���Q����’�$���²�I���×�!���!ž�"���Cž�D���fž�-���«ž�-���Ùž�=���Ÿ�=���EŸ�>���ƒŸ�U���Ÿ�B��� �E���[ �&���¡ �@���È ���� ¡�C���¡�(���c¡�à��Œ¡�Y���m£�4���Ç£�)���ü£�)���&¤����P¤�!���a¤�1���ƒ¤����µ¤�K���Ф�H���¥�1���e¥�r���—¥�F��� ¦�F���Q¦�7���˜¦����Ц�3���î¦�)���"§�"���L§�:���o§����ª§�:���ʧ�;���¨�P���A¨�*���’¨� ���½¨�>���Þ¨�*���©�*���H©�H���s©�:���¼©�;���÷©�'���3ª�5���[ª�+���‘ª�*���½ª�*���èª�*���«�(���>«�:���g«�š���¢«�*���=¬�4���h¬�9���¬�J���׬�5���"�I���X�6���¢�9���Ù�=���®�4���Q®�<���†®�?���î����¯�0���¯����I¯�<���b¯�*���Ÿ¯�@���ʯ�,���°�1���8°�-���j°�<���˜°�I���Õ°�T���±�4���t±����©±�6���Ʊ�6���ý±�;���4²�J���p²�/���»²�9���ë²�;���%³�!���a³�M���ƒ³�6���ѳ�$���´����-´�?���H´�&���ˆ´�.���¯´�9���Þ´����µ�0���1µ�.���bµ�.���‘µ�.���Àµ����ïµ�%��� ¶����/¶�)���H¶����r¶����޶�%���«¶�%���Ѷ�(���÷¶���� ·����5·�8���P·�(���‰·� ���²·����Ó·�$���ð·�'���¸����=¸�&���[¸����‚¸�&��� ¸�.���Ǹ� ���ö¸�"���¹�1���:¹����l¹�2���‹¹�'���¾¹�=���æ¹����$º����>º�)���Zº�'���„º�'���¬º�?���Ôº�+���»� ���@»����a»� ���|»�(���»�/���Æ»����ö»����¼����2¼����N¼����i¼�$���…¼�&���ª¼����Ѽ����í¼����½�5���½�>���T½�/���“½�@���ý�*���¾�^���/¾����޾�H���©¾�?���ò¾�x���2¿�.���«¿�/���Ú¿�&��� À����1À�,���DÀ�*���qÀ� ���œÀ�·��=Á�N���õÂ�5���DÃ�4���zÃ�"���¯Ã�I���ÒÃ�+���Ä�5���HÄ�4���~Ä�4���³Ä�*���èÄ�4���Å�*���HÅ�4���sÅ� ���¨Å����ÉÅ�J���âÅ����-Æ����=Æ����DÆ�8���LÆ�8���…Æ����¾Æ����ׯ�?���óÆ�:���3Ç�2���nÇ�:���¡Ç�)���ÜÇ�C���È�4���JÈ�:���È����ºÈ�,���ÐÈ�,���ýÈ�=���*É�:���hÉ�8���£É����ÜÉ�.���üÉ�"���+Ê�)���NÊ�5���xÊ�+���®Ê�H���ÚÊ�)���#Ë�'���MË����uË�)���•Ë�-���¿Ë�'���íË�6���Ì�1���LÌ����~Ì����ŽÌ�Q���žÌ�Q���ðÌ����BÍ�)���RÍ����|Í�1���”Í�b���ÆÍ�A���)Î����kÎ�"���ŠÎ�)���Î����×Î����îÎ����Ï����Ï����8Ï����OÏ�A���gÏ� ���©Ï�:���ÊÏ�,���Ð����2Ð� ���>Ð����_Ð�%���Ð�=���¥Ð�(���ãÐ�.���Ñ�(���;Ñ�)���dÑ�O���ŽÑ�E���ÞÑ�$���$Ò�,���IÒ�E���vÒ�j���¼Ò����'Ó����=Ó����WÓ�R���tÓ�9���ÇÓ�0���Ô�0���2Ô�.���cÔ�+���’Ô�-���¾Ô�9���ìÔ�!���&Õ�9���HÕ����‚Õ�4���¢Õ�6���×Õ����Ö����*Ö����CÖ����\Ö����tÖ�8���ŽÖ����ÇÖ����àÖ�&���ûÖ�0���"×�'���S×�"���{×�&���ž×����Å×����á×����û×�&���Ø����;Ø�3���VØ�+���ŠØ����¶Ø�(���ÈØ�$���ñØ�@���Ù�B���WÙ����šÙ�'���ºÙ�>���âÙ�4���!Ú����VÚ����oÚ� ���ŽÚ�(���¯Ú�(���ØÚ�7���Û�*���9Û�1���dÛ�$���–Û�&���»Û����âÛ����Ü����Ü����3Ü����RÜ����rÜ����‘Ü����°Ü����ÊÜ�/���çÜ�#���Ý����;Ý�.���LÝ����{Ý����—Ý�"���±Ý����ÔÝ�,���ïÝ����Þ�-���8Þ����fÞ�U���ƒÞ�W���ÙÞ����1ß����Dß�#���^ß����‚ß����’ß�%���±ß�<���×ß�D���à�!���Yà�>���{à����ºà�?���Öà�<���á�N���Sá�#���¢á�#���Æá�/���êá����â����5â�(���Qâ� ���zâ�+���›â�$���Çâ�$���ìâ�:���ã�,���Lã�!���yã�5���›ã�8���Ñã�<��� ä�6���Gä����~ä����–ä����µä�Y���Õä�0���/å�6���`å�,���—å�-���Äå� ���òå�<���æ�3���Pæ�)���„æ�,���®æ�=���Ûæ�%���ç�1���?ç�)���qç�-���›ç����Éç�:���äç�2���è�7���Rè�:���Šè�=���Åè����é�=���é�A���Zé�-���œé�,���Êé�+���÷é�%���#ê�(���Iê�/���rê�:���¢ê�/���Ýê�:��� ë�3���Hë�=���|ë�&���ºë�1���áë�C���ì�H���Wì�/��� ì�K���Ðì�@���í�1���]í�<���í�D���Ìí�E���î�3���Wî�J���‹î�;���Öî�M���ï�;���`ï�)���œï����Æï�,���Õï�/���ð�4���2ð�-���gð�(���•ð����¾ð�3���Üð�3���ñ����Dñ�B���^ñ����¡ñ�'���»ñ�@���ãñ�#���$ò�$���Hò�#���mò�<���‘ò�#���Îò�&���òò�=���ó����Wó�6���vó� ���ó����»ó�4���Ûó�+���ô�3���<ô�+���pô�6���œô����Óô�)���âô�G���õ�?���Tõ�@���”õ�)���Õõ�*���ÿõ�5���*ö�?���`ö�4��� ö�?���Õö����÷�D���5÷�]���z÷�!���Ø÷�A���ú÷�G���<ø�I���„ø�B���Îø�6���ù�,���Hù�+���uù�D���¡ù�C���æù�F���*ú�E���qú�"���·ú�O���Úú����*û�$���<û�*���aû� ���Œû�8���û� ���æû����ü����ü����2ü� ���Cü�%���dü�)���Šü�"���´ü����×ü����ïü�*���ý�3���:ý�C���ný����²ý�8���Òý�$���þ�(���0þ�,���Yþ�'���†þ�G���®þ�%���öþ����ÿ����)ÿ����Aÿ����`ÿ�4���oÿ�4���¤ÿ�-���Ùÿ�'�����7���/��.���g��1���–�����È��%���Ù��$���ÿ�����$����@����\����v����Œ����›�M���µ���������(���&����O����h����…����Ÿ����º�&���Ê�)���ñ�$�������@�$���U�,���z�B���§�2���ê�_����#���}�"���¡�%���Ä����ê�"�������%� ���B�O���c� ���³�4���Á�7���ö�9���.�S���h�(���¼�6���å�4����&���Q�?���x�3���¸�=���ì����*����G����d�3���}�3���±� ���å���� �*���# �6���N �*���… ����° ����Ç � ���Ú ����å ����ú �/��� �"���9 ����\ ����w �%���“ �&���¹ �:���à �1����4���M����‚�)���Ÿ�6���É�=�����C���>����‚�D���œ�W���á����9 �*���W ����‚ �7���¢ �*���Ú �����*���$�1���O�G����+���É� ���õ�/����D���F� ���‹�;���™�7���Õ�C��� � ���Q����r����‹�-���¨�;���Ö�����'���.����V�6���h�4���Ÿ�!���Ô�M���ö�0���D����u����’�.����E���Ü����"� ���5�)���V�1���€�'���²�&���Ú�?����A���A�c���ƒ�9���ç�G���!����i�5���‰�;���¿�.���û�4���*�4���_�/���”�:���Ä����ÿ�4����,���R�%����%���¥�#���Ë�*���ï�&�������A����Z����k�,���z����§�P���·�����.�������J����g�)���…�+���¯����Û�,���ú�&���'����N�,���j�)���—����Á�@���à�8���!�$���Z�,����(���¬�3���Õ���� �D����F���c�;���ª�6���æ�:����S���X�?���¬�?���ì�1���,�,���^�5���‹�)���Á�)���ë�6����5���L�5���‚�'���¸�8���à�7��� �6���Q �8���ˆ �.���Á �8���ð �:���)!� ���d!�/���…!�$���µ!�A���Ú!�,���"�,���I"�V���v"�/���Í"�8���ý"����6#�:���R#�9���#�D���Ç#�.���$�6���;$�D���r$�W���·$�>���%�1���N%�;���€%�"���¼%�6���ß%�Z���&�)���q&�0���›&�7���Ì&�$���'�6���)'�4���`'�.���•'�9���Ä'�7���þ'�7���6(�4���n(�:���£(�2���Þ(�A���)�3���S)�I���‡)�C���Ñ)�U���*�T���k*�'���À*�9���è*�,���"+� ���O+�2���p+�0���£+����Ô+� ���í+�%���,����4,����K,�!���c,�"���…,����¨,����Á,����Ü,����ü,�/���-�c���G-�:���«-�!���æ-�,���.�3���5.�*���i.�$���”.�&���¹.�"���à.�!���/�&���%/����L/�2���_/�&���’/�4���¹/�M���î/����<0�(���Q0�.���z0�.���©0�*���Ø0�!���1����%1�1���<1�$���n1����“1�D���¦1�=���ë1�+���)2����U2�'���n2�%���–2�6���¼2�0���ó2�9���$3����^3�@���~3����¿3�$���Õ3�#���ú3����4�#���94����]4����x4�F���ˆ4�9���Ï4���� 5�#���&5����J5����\5�-���y5����§5����À5�K���Ù5����%6����>6����W6�*���p6����›6�D���·6�8���ü6�9���57�9���o7�9���©7�9���ã7�9���8�8���W8�8���8�8���É8�.���9�-���19�-���_9�9���9�+���Ç9�.���ó9����":�/���6:����f:�8���‚:����»:�0���Õ:�#���;����*;�8���F;����;����œ;� ���¸;�+���Ù;�:���<����@<�-���^<����Œ<�-���¡<�"���Ï<�(���ò<�0���=�0���L=�3���}=����±=����Ã=�*���Ý=�=���>�4���F>�G���{>����Ã>����Ú>�$���ò>����?� ���.?����O?����f?�&���€?�)���§?�*���Ñ?�&���ü?�%���#@�'���I@�)���q@����›@����¸@�5���Ñ@�*���A�#���2A� ���VA�@���wA�I���¸A�!���B�)���$B����NB����mB�5���‡B����½B�?���ÜB�I���C����fC�>���C�F���ÀC�F���D�G���ND�5���–D�6���ÌD�/���E�Y���3E�K���E�.���ÙE�p���F�"���yF�:���œF�h���×F����@G�D���[G�'��� G����ÈG�S���ãG�\���7H�@���”H�.���ÕH�/���I�3���4I�>���hI�.���§I�)���ÖI�&����J����'J����8J����WJ����fJ�&���~J����¥J����¸J�T���ÓJ�1���(K����ZK����oK����…K� ���ŸK����K� ���ºK�%���ÈK�-���îK����L����+L� ���:L����EL����]L�@���jL����«L����¸L�%���ÌL�$���òL����M�2���*M����]M�'���lM����”M����M����ÈM�,���×M����N�D���"N����gN����„N���� N�%���¬N����ÒN�)���æN����O����"O����<O����VO����fO����ƒO� ���•O�D���¶O�>���ûO� ���:P����[P�*���zP����¥P����¸P����ÈP����æP����÷P� ���Q����!Q� ���6Q����DQ�7���SQ����‹Q�!���ŸQ�6���ÁQ�'���øQ�/��� R�A���PR�#���’R����¶R����ÖR�4���öR�8���+S�4���dS����™S�7���¬S����äS����øS�!���T����*T����?T����XT�"���qT����”T����´T�'���ÔT�:���üT�=���7U�~���uU�X���ôU�^���MV�5���¬V�.���âV�,���W�,���>W����kW����‰W�"���¦W�6���ÉW�"����X�>���#X�(���bX�/���‹X����»X�2���×X�.��� Y�#���9Y�+���]Y�7���‰Y�"���ÁY�<���äY����!Z�"���AZ�3���dZ����˜Z����¸Z�-���ÑZ�4���ÿZ�3���4[�(���h[����‘[����¯[�-���Ï[�'���ý[�I���%\�,���o\����œ\�<���µ\�G���ò\�@���:]�&���{]�:���¢]�C���Ý]�=���!^�S���_^�_���³^�V���_�Z���j_�X���Å_�E���`����d`�3���m`�8���¡`� ���Ú`����û`�"���a�%���=a�%���ca�;���‰a�9���Åa�#���ÿa����#b�*���;b�:���fb����¡b����¾b����Ûb�<���öb�"���3c�T���Vc����«c�<���Æc�5���d�B���9d�%���|d����¢d�!���Àd�-���âd�-���e����>e����Ne�`���]e�*���¾e�*���ée�)���f�;���>f����zf�/���ƒf�0���³f����äf�?���óf�0���3g�=���dg����¢g�=���¸g�*���ög�'���!h�!���Ih�D���kh�@���°h�/���ñh�/���!i�=���Qi����i����¬i�)���Éi�0���ói�*���$j�J���Oj����šj�-���±j����ßj�:���öj�#���1k�#���Uk� ���yk�*���šk����Åk� ���×k�&���øk�(���l����Hl����^l����|l�+���”l�3���Àl�8���ôl�1���-m�L���_m�9���¬m�/���æm�!���n����8n�$���Tn�!���yn�.���›n�1���Ên����ün����o����6o����Qo����no����‰o�;���¦o�(���âo�O���p�.���[p�$���Šp�#���¯p�!���Óp����õp����q�0���3q�D���dq�=���©q����çq����r����!r����?r����_r����zr����šr����ºr����Õr�C���ðr����4s�+���Es�=���qs�G���¯s����÷s�)���t����;t�-���Kt�Q���yt�-���Ët�H���ùt�A���Bu����„u����žu�)���½u�R���çu�&���:v�2���av�V���”v�L���ëv�'���8w�4���`w�1���•w�I���Çw�K���x�5���]x�*���“x�+���¾x� ���êx�:���õx�0���0y�<���ay�6���žy�2���Õy�!���z�>���*z�2���iz�+���œz�2���Èz�$���ûz���� {�6���>{����u{����{�Z���©{�&���|� ���+|�1���L|�E���~|�)���Ä|�"���î|�+���}�>���=}�3���|}����°}�C���Ï}�)���~�E���=~�B���ƒ~����Æ~�Z���Ý~�2���8�5���k�-���¡����Ï�'���è�1���€� ���B€�#���M€�+���q€�&���€�#���Ä€�.���è€�2���� ���J�:���k� ���¦�0���Ç�3���ø�-���,‚� ���Z‚�=���d‚����¢‚�(���³‚�)���Ü‚����ƒ����$ƒ�8���Aƒ�4���zƒ�2���¯ƒ�D���âƒ�,���'„�7���T„�=���Œ„�+���Ê„����ö„�8���…�9���O…�8���‰…�?���Â…�%���†�6���(†�H���_†�9���¨†�&���â†�4��� ‡�-���>‡�E���l‡�N���²‡�/���ˆ�5���1ˆ�:���gˆ�7���¢ˆ�"���Úˆ�8���ýˆ����6‰����J‰����j‰����ƒ‰�2���‰����Љ����æ‰�-���ý‰�.���+Š�6���ZŠ�7���‘Š�*���ÉŠ�*���ôŠ����‹�4���4‹�&���i‹����‹�"���©‹����Ì‹����á‹�,���õ‹�I���"Œ����lŒ����…Œ����ŸŒ����¸Œ����ÐŒ����íŒ�1����:���3�9���n����¨�R���È�$���Ž�7���@Ž�A���xŽ�"���ºŽ�$���ÝŽ�����!����'���9�+���a�����3����#���á�����7���%�'���]�:���…�3���À�"���ô�(���‘�(���@‘�'���i‘�8���‘‘����Ê‘�%���Ù‘����ÿ‘�&���’�"���6’����Y’�(���r’�*���›’�D���Æ’����“�#���“����;“����R“�"���k“����Ž“�'���£“�8���Ë“�*���”����/”����K”�!���j”�#���Œ”����°”����Í”����â”�0���ø”�6���)•�'���`•�M���ˆ•�&���Ö•�*���ý•�+���(–����T–����q–����‡–�$���§–�"���Ì–�$���ï–�8���—�&���M—�&���t—�#���›—�%���¿—����å—�+���ý—����)˜����I˜�F���a˜�A���¨˜�!���ê˜�,���™�!���9™�+���[™�"���‡™����ª™�$���Ç™����ì™����š����š����=š�!���\š�;���~š����ºš�1���Óš�N���›�*���T›�&���›����¦›�#���À›����ä›�#���ÿ›�!���#œ�%���Eœ����kœ�"���‰œ�"���¬œ�#���Ïœ�=���óœ�,���1�+���^�%���Š�(���°�=���Ù�6���ž����Nž�#���jž����Žž�!���¦ž�B���Èž����Ÿ�$���+Ÿ�1���PŸ����‚Ÿ�/���–Ÿ����ÆŸ�0���ן���� ���� ����- ����? ����R ����d ����w ����‰ ����œ ����° ����¿ ����Ï ����ß ����ñ ����¡����¡����#¡����5¡����G¡����W¡����h¡����z¡����¡����Ÿ¡����²¡����Å¡����Ø¡����ê¡����ý¡����¢����#¢����8¢����I¢����[¢����m¢����€¢����‘¢����¥¢����µ¢����Ç¢����×¢����é¢����û¢����£����!£����6£����N£����g£����€£����’£����££����´£�>���ã�"���¤����%¤�M���;¤�M���‰¤�5���פ�4��� ¥�)���B¥�#���l¥����¥�:���¯¥�*���ê¥�.���¦�6���D¦� ���{¦�5���œ¦�;���Ò¦�5���§�B���D§����‡§����œ§�,���µ§�,���â§����¨�#���¨�8���C¨�D���|¨�5���Á¨�:���÷¨�_���2©�:���’©�&���Í©����ô©�:���ª����Kª����`ª�H���}ª�(���ƪ�'���ïª����«����8 ������)��ÿ��Ž��?��«����Ï���������©��Í��N��› ������������������Â��*��l��m������…��Š�������6��r��ˆ��^��Ø ������÷������É �� ��#��ð������m��V��ä����������X ��U��������$��X��Y��¬��B����{ ��2������ª��&��, ��‚����������„ ��V�� ��*��k���Í������ê��Ç����������ï��›�� ��š��#��.������˜��Z��������æ ������û������������7��Ã��G��a��¶��i������µ���ô��z��-������������\�����A��è ��r ������•��V������Î ��±��¼ ��x�� ������¾������‡ ��‡���†��}��|��‘��‰���÷ ��` ����������s�� ��t�����������³�� ��¡��$��?��_��o��;����:������? �����ó��º������œ��Ñ��Ö��—����ý��������q������k��Å����ì����������� ��������P��6 ��s����ö��¥������e ��?����w��m����©���ã������Ç��‚��Û��J����������ô�� ����¤��…��N��£��f��ž��¤��í�� ��������������¨������������������_ ��Q��Ø������h������ ����2����‹��Ô��¼��ä�������Ú����q���Å��~��»�� ��}������«��g���;��\������Š��8��¸������B��v��¸��¤�������¿��T������"���������°��«��¹��Ø������î ��Ë��D��P��Í��Î�����������3���0����ñ ��ì��c ����������Y���&��Œ��Â���—������Ä��È��ô��B��g������å��å������Q������ ���Ó���«��h ��( ��É��q��2 ��e����������M �� ��a ��I��]��7 ������O������ï��O������B������f�������Ê��¼������������� ������Ò��ž��“ ��Ä��5 ��×��R��d��@������Œ����–��.��ƒ�������„��z ������n��¹������ �������������Ü������Q��æ������D��¡���ð��������������í��q ��K��ï��������������b���������š��%������ò ����¦��~�����������G���s���å��Ç��.�� ���������é�����ó ������^ ��;��.���������g������������u��â��™��«����¤�� ��i��F��´��e��5��ì ������¦ ��Ç���º��÷��²��›��Õ��������Ð�������������Þ ������ý��T��e��c��7��ü������}��O ������É������������@��Ü��G��‡��G����Û��C��Ù�����������������’��Ï��³��`��ÿ�������f������¢��w���+��Ó��^����±������d��Ï��²��¨�������������ì��W���œ ��D��º�����) ������_��œ��r����Q��, ��e���Ñ�������Q ��á������–����w��ú������†��Q������˜����ã��ÿ��+����Ñ��ð ��ž��¦�� ��Á��Î��H��Ï��É��f��������Y��0�� ��â��ü��V���¦��������������������±����������!����ñ��Þ��ð������€���w������½��P�����ð�����������x��1��“��’���n��Á������Ö��ì����������������é������M����ô�� ��ö ��ˆ����B ����������3 ��ì��J������Ó��æ������Ù��ü���O������Ü ����ê��q��ì��U��Æ�� ��j��^��S�����œ���-������$��?��v���|����%�� ������������ý��Ý��í��^���³����«������Û��¥��—��œ��©����������À����������"��,����������5��â ��'��C��J������e��˜ ��ÿ��������º����b��,��ÿ��x ����ã��¯��K ��Ä��������í��µ������Ø������y������c���Y����������Ü��H�������U��ó��®��Ð��€��������������;������Ç������������(��I��.�������� ���:�� ��º ����������A���á��D��/ ��½�������Ñ��§ ��‚��ë��g��[��˜��9 ��g ������¢��|������µ������������æ����7 ������€��—���¸����›��ˆ��6�������›������¢�� ��L��”����´������î��…��!������œ��ü��n��å������ ������‡������������������y�������‹������ù���Ê��²�������Û��������®����™ ��û��,��ö����������Â��¹�������Í��ÿ��ë��������Ë������À ����0��å����8�� ������w ����������L��Z��9��¡��l�����Ž������¥�� ��í������`��è��j������Ð ����™������Û���Ê��ª ��s������€����������¼��j ����������?��A��Ý������‚ ��Ê��K������¶������½��ª��¡��û���� ����������*��6��ö��c���� ��ñ���®��¡��W��: ��¹��ë ��Ž��S��Î����������$���a��%��Ä ��������������Å ��“��õ���������������D�� ��€ ������D���(��¬��ò��i��ƒ��é��®��������������‰ ����&���¾��|��–����������Õ�� ������5 ���������_����������ê���J��Ì��,��ß������ê����·��Ú��Ó������¾������e��„��¡��—��Ò������©����������ï��»������ë���¿��©��½������R������Þ����������h��Š��¤ ����à��ò��”��&��Æ����������l������ÿ��Õ ������������������e����������¦��û��Ö������>��P ��»��T�� ��1��} ��ä��������������������������3����������������������‹��%������E���c������k��‹�� ������¨�������æ��}��ç��ï��„��������������������G������ø������������������a�������¾��z��‘��f ����������§��ä��®�������£������#��Ù��G�� ��ù��§��������������Œ������%�� ��…��õ��L ��:����ð��Ý������€��Ø��/������ê��Ý��ÿ ��;��w����������&��™��\����.��Ù���˜��u��±���Ó������¶��@����������+��) ��²��w����„��:��k�� ��Í���w��ü��Ä��’��E��Å���T���¯����Ý��z��>����������«��ü������¶ ��Ž��• ��������#����r��| ��µ��¯ �����[��Ü����������q������"����������&������’��Œ���Q��@������Y����Õ��‘��“������Î��Ò��¨������$��|��- ��í��������h��¢��!��É������è�������¬ ����������������l��þ������”���Í��” ��»������I��|������������Á��¸ ��® ����������Š ������°��������������I���¾������â��\��3����‚��Û��6��*������u��E��/��j��Q��î��������£ �������� ��‚��Ã������@��C ��������/�����������/������ö��y������Z��â�����������#��U ��7��š���÷��å������� ��l������ ��S�� ��n����������F���ƒ��4��8 ������‚�������I�� ��Y��x��·��€������ø��–��������������¥������������=��C��N��ß��¥��ú��¸������H��S������»������²��€���������� ��Ê��S�� ������·������Š������£��‚��]��' ������ ��8���g����ã��\����¹ ������“���6 ��Ö��ñ��������¦���Î��S���V��ê��æ��Æ���������������2��À��������Z��¨��=��ù��Ð��Ò��R����7���€��f��Ù������^��–��u��ó��3��g��æ���a��H��À��þ��¯��]����J ����������¢���Á��‹��:�����â��u�����Ã������ƒ ��ø��)��ö���������I��ô ��…���P��•����<���´ ���������� ��#��h������‰��o��8������« ����������è��4��ë��Ì������Q���x������o������������½ ��@��Å�� ��G��d��© ��������§��$ ��å��3��¦��������æ��è������l��U������*��. ������h��£��o��Ê����Ã������������:��m������Š��s������P��T��L��������ž���6��Ö��X������ð��´��ñ��¸��9����J��������ï ��ý��k��é��n��ß��Y��t ����������“��B��Í�������������`��ž��Û����������Œ��ù��Ù��H������)��ô�������r��¾������%��¾��¥ ��j���ß��õ��ñ����������S��´���������Ò��ó��D��m������Ÿ������£���º��Œ ��`��Œ����������ž��Â������¨�� ��° ��z��¤��Þ��,����������� ������¬��������Z��§��Ë��*���_��4������œ��i��l��V��e��Ç�� ������d���{��;����þ������6��]���¦��H��T������î��W��,��; ��# ������$ ��������V ��±���������>��������������D��”����Ú���:������v ��ð��Æ��ç��‹ ��k��Š��s ��������›������—������p��½�� ������[���ã��Í ��c��^��ú��N��[ ��×������*��È��T ��d��Å��é������������������P����Ý��‰����2��Ÿ����- ��— ��Ó��=��<����������i����������[������0 ��{��é����������% ��ï���¼����������#��{��(��ò��ë����������Ú��·������� ��������!��2���5��½��Ô��v��š������ò���X��é���Ž��������¿��i�����±������‰��-�����������ª������Ì ����õ��p������à��" ������´��Ç������ô������¨��]��Ä��– ��õ�����±��}������c����¿��â��Z��p��1��ò��������¾���†��Á����������! ��m��������o��¿������¤��)������3������<��¬���Â��€��’���������� ������¯��ÿ��% ������h��4�������b����������v��Ê��† ��0��q��}��â��–���À��³ ��9�����`��]��{���w��k������‹��Ú��/��:��������������Š��§�������j������6������N��B������³���������¬��>��ü��C��X����š��®��»���f����u������Ú��ˆ��/��3 ��������������Ë������Ê���¸���è��ª����?�������Æ ��¢��º���g��z��š����˜��N��ô��ü������ƒ��ù��û��š��´��F��o��Ó������& ����������‡��Ä�������������ò��ý ��È���U��=���º�����†��k��!������A��4��r������������m ��@��¥��%��ý�������������������)������¹��G ��*��–�� ��¸������¯��%��„��c��¼��í������ ��Ô������Ÿ������|��Ý��¿������������=��ó��ã���5��†��������ë��`��†��b��Þ��A ��\���;��î���'��}�������������� ������Ø��à ������$��~��O��u������E��ã��•������p���������Ú��“����������<����¯�������� ��¬��6��Æ������ ���ƒ��Õ������È��Ð��Ž ��¶�� ��ì����Ñ��p������K��Þ������j������h��™�� ��¦��Y ����������u ��…����¿����������Õ��Ú ����������Ï��Æ��s����$��½�� ��Ö��›��Õ������·����������������Ö������������ø��ù��2��.��F��À��X��ß����<��ž ��æ��œ��ƒ��c����������ø���K��‘ ������û������ç����—��i ��!������D ������è��ˆ�����Ù ��Y��������Ú��Ù������þ������£����ú��������á��9��L��+��t��¢������ ��¿ ��������������a����������|��������4��Ï ��] ��È ��= ����x��~��„��������7�� ��”��n��)��’������K��y����¨ ��ó�����������½����³��M��ö����¢ ��{��°��6��<��X��@�������Í�� ��P����Ñ������c������������������f������þ��ë������ ��Æ��¶���˜��›���* ��™��Ì������÷���g��Ê �� ��Ç ��µ��B��’ ��²��"��À�� ����.��� ��è������ˆ��þ��Á�����S ��y������|��à��"��Ç��&��t��É��°��~������d ��,��¡�� ��‡��`��n��ú�������J��Ñ��������������×���N�������z����������ç��™���a��á��r�����= ��Ð��%���ã ��ù��z��à�������������� �� ��•������y��<����=��o�������È������N����������8��Ä��×������H��=�� ��ä��ª��s������O��R������E��[��'��������������ô�������W������5�����é��¥����’��£��k��������������_������à������i����������������[��ß���ˆ��ß������y��X����U��M��������������~��ä������Ž�������Ô���������+���í������á �������� ������+��˜��°���4��b ��q������Ç������{��Ò��#��‘��s����������Ð��& ��-����b����������Y������Ë����"��ð��\��»��—�����Ì��!��^������¼��K��9��r��°��}���u��ö��Á��?��¸��ó��Á�����Ô ������x�� ��Ø��þ ��ú ��A��+��2 ��F��ì�� ����à��o�� ��•����´������>��������=��ù������F��§����������Á������Z��'���I������Ü��Ö ��J��t�� ����ý��(��ò��I��û��\ ��Û��+��Ä��1��L��M��z��š��û ��W������C��µ������Ã��× ������¿�������m�������K����������&��ü ��£��B��� ������‰��³��ž��{��¼��î������Ž������7��r���a��$��ß��~��R��Ð������Ö��ä ��`���_��•��<��=��0�������ç��‡����������V�� ��Ÿ ������A��‡��W ��‚��Í��°��5�������1��·��x��Z ��¶��Ý������@ ��‚��^��]��������«�� ������Ž����”��"��Ÿ�����������›������-������������������t����·��ä��ø��“������è��!���á��•���������������(������Ï���² ����������o�����M��M���q��Ü������� ��¹������0��ø��r������W��?��: ������É��Þ����U���±��»��Ô��P����������•��_�������§����§������á��þ��9��œ��ç���E������E��×������Ø��'����2��î��7��/������ó��������-��Ñ��Ë��Ò����v��Z��k ��v����]������U��ó��~ ��+������������x��b��†��ç ������g������<��������d��N ������v��É���/ ����������³������’��. ��ò��Ö�������H����3��ç��Û ��Ï��°��������,��R��¤��‘���”��[������d������T��¯��ù ����������0��Î��²��Ý���µ������+ ��������������Ô��„��¯���j����½��~����������L������¬��e��������O���C��$������C��™��j����������\��®������ª���Å������������ ��8��Â������C�������à������L���Ø������Ê��‹���À�������û������1 ��Ï��ê������Þ��Â��ø ������ ��M��Š��µ������²��z���8��»��������ú��u��������F������Ã��Q��Ý ��¡������Ë��‹��T��ê��������������(��������������Â����(���Ã���������������ö��Ã�������Ø���ú��Ë��³�� ��/������”��������������P���«���Œ����������ñ��˜������‘��ê ��‰��t��#���Å����A����������ª������‡��0��5������ç����’��F������7��Õ��£��¡ ��j��_��ÿ������3������l ������V��Þ����������Ò ����m��@��É����������õ��h���H ������>��ç��¿������/�� ������Ð������±�����>���Á ��G��Õ���4������ù��Ì��ä������ ��Õ������‘������i���� ��÷������"��Ì������������º������R��… ��?��L��y��©��Ù�������������� ��è����������0 ������ï�����å��ë������´��÷��Œ��������������������Ë������������� ����ï��' ��Ô��Þ���Ž��È��û���1�����ñ��È������F��Ÿ��¶����"������ ��{��ì��L������p����< ��Å��2������8��O����������†���Ì��¢��0����È�� ��[��Ú��b�������'��ý��Ó��É��¾ ������¨��3����������Œ��ú��ž��³��y����������Î�� ��������;���X���¹��È��¥��¸��…��^������þ�������������‘��[��O��9���d��&��������������ä��®��9 ��; �� ��S��å ��®��é ��›��ê����õ��`����·��U��¶������·��4��E ��ñ���������� ��K���I ����÷������Î��ª��������ž�����Ô��Ñ������Ô��ò��t��5��������*��Ü��b��×��Ù�����÷�� ��ˆ ��n��¹��7��ã�� ������p ��º��Ó����������}��²��A����������¡����Ü��G������–�� ��n ��¶��l��H��…��ß �� ��������s����ƒ��á��ü��×��E������Ü����������S��������T��(��×��-��î������N��„���™������ª��4 ������ ��ý������]��á��(�����ƒ��‡����������î��> ����������:��'������F ��! ��p��b��'��¤������¯������–��4 ��!������q�� ��2��V��������Š������9��†����������°��â��â��1�� ��)����������©��ñ��1 ��—������ ��-��ø��* ������µ��š ��é������Ÿ������������W���������Ï��K��J������O��À��I��h��õ��œ������ˆ�� ��\��m��# ��{��æ��a��J��ø��„��y ������_��á���©����Ò�������í ��)���x�����Ä��± ��õ �� ��1��9����������������t������™����í��� ��Ñ ��Ò������ƒ��������ã��������R ��< ��¬��å��š������à ��Ÿ��ý��B��5������p��×��ë��M�� ��������������¾����'�������� ����������•��W��i��f��‰��������w��������o ��" ����������À��‘������ ����v��Æ�� �� ����a�� ���������������¼�����������¼��p��-���l��~��à�������������f��‰������“��¢��> ��C��Å�� ��¤��� ������d������ ����������Z���ö������������������ ��������������)�� ���‹������������Ð���� ��+ ��¦��( ��ú��§��©����������´��¥���Æ���������������������.����������>��E��î��…��ï��þ������» ������ß��>��ð����������� ������������W����˜�����Ë ������Ó ��n���· ��M������t��Ÿ����������Ì������;��������������,�������������������R�������8������ô��v��¹��à��µ ��¬�� ��D��”������Ì��������� ��Û������������ˆ��R������õ��A��¨��“��‰������1���������Â��������Ÿ��X��Ã��Î��÷��������� [default is %d] � [default is %s] � %s � � specify variant of 960 architecture -b add code to collect statistics about branches taken -link-relax preserve individual alignment directives so linker can do relaxing (b.out format only) -no-relax don't alter compare-and-branch instructions for long displacements � specify variant of SPARC architecture -bump warn when assembler switches architectures -sparc ignored --enforce-aligned-data force .long, etc., to be aligned correctly -relax relax jumps and branches (default) -no-relax avoid changing any jumps and branches � D30V options: -O Make adjacent short instructions parallel if possible. -n Warn about all NOPs inserted by the assembler. -N Warn about NOPs inserted after word multiplies. -c Warn about symbols whoes names match register names. -C Opposite of -C. -c is the default. � contraint violations � fo contraint violations � instructions might violate contraints � might violate contraints � Registers will not need any prefix. � Registers will require a `$'-prefix. � emulate output (default %s) � Record the cpu type � -V print assembler version number -Qy, -Qn ignored � S390 options: -mregnames Allow symbolic names for registers -mwarn-areg-zero Warn about zero base/index registers -mno-regnames Do not allow symbolic names for registers -m31 Set file format to 31 bit format -m64 Set file format to 64 bit format � ops were: � --MD FILE write dependency information in FILE (default none) � --alternate initially turn on alternate macro syntax � --defsym SYM=VAL define symbol SYM to given value � --execstack require executable stack for this object � --fatal-warnings treat warnings as errors � --gdwarf-2 generate DWARF2 debugging information � --gstabs generate STABS debugging information � --gstabs+ generate STABS debug info with GNU extensions � --hash-size=<value> set the hash table size close to <value> � --help show this message and exit � --itbl INSTTBL extend instruction set to include instructions matching the specifications defined in file INSTTBL � --listing-cont-lines set the maximum number of continuation lines used for the output data column of the listing � --listing-lhs-width set the width in words of the output data column of the listing � --listing-lhs-width2 set the width in words of the continuation lines of the output data column; ignored if smaller than the width of the first line � --listing-rhs-width set the max width in characters of the lines from the source file � --march=<arch> Generate code for <arch>. Valid choices for <arch> are v0_v10, v10, v32 and common_v10_v32. � --no-underscore User symbols do not have any prefix. � --noexecstack don't require executable stack for this object � --pic Enable generation of position-independent code. � --reduce-memory-overheads prefer smaller memory use at the cost of longer assembly times � --statistics print various measured statistics from execution � --strip-local-absolute strip local absolute symbols � --target-help show target specific options � --traditional-format Use same format as native assembler when possible � --underscore User symbols are normally prepended with underscore. � --version print assembler version number and exit � --warn don't suppress warnings � -D produce assembler debugging messages � -EB assemble code for a big-endian cpu � -EB,-big produce big endian code and data � -EL generate code for little endian mode (default) -EB generate code for big endian mode -mwarn-expand warn if pseudo operations are expanded -mxp enable i860XP support (disabled by default) -mintel-syntax enable Intel syntax (default to AT&T/SVR4) � -EL assemble code for a little-endian cpu � -EL,-little produce little endian code and data � -I DIR add DIR to search list for .include directives � -Ip synonym for -ignore-parallel-conflicts � -J don't warn about signed overflow � -K warn when differences altered for long displacements � -KPIC generate PIC � -L,--keep-locals keep local symbols (e.g. starting with `L') � -M,--mri assemble in MRI compatibility mode � -N Warn when branches are expanded to jumps. � -O try to optimize code. Implies -parallel � -Q ignored � -Q ignored -V print assembler version number -k ignored -n Do not optimize code alignment -q quieten some warnings -s ignored � -R fold data section into text section � -V print assembler version number -Qy, -Qn ignored � -W --no-warn suppress warnings � -Wnp synonym for -no-warn-explicit-parallel-conflicts � -Wnuh synonym for -no-warn-unmatched-high � -Wp synonym for -warn-explicit-parallel-conflicts � -Wuh synonym for -warn-unmatched-high � -X ignored � -Z generate object file even after errors � -c print a warning if a comment is found � -f skip whitespace and comment preprocessing � -fixed-special-register-names Allow only the original special register names. � -g --gen-debug generate debugging information � -globalize-symbols Make all symbols global. � -gnu-syntax Turn off mmixal syntax compatibility. � -h, -H Don't execute, print this help text. Deprecated. � -ignore-parallel-conflicts do not check parallel instructions � -linker-allocated-gregs If there's no suitable GREG definition for the operands of an instruction, let the linker resolve. � -m32r disable support for the m32rx instruction set � -m32r2 support the extended m32r2 instruction set � -m32rx support the extended m32rx instruction set � -mQ - enable relaxation at assembly time. DANGEROUS! -mP - enable polymorph instructions � -mall-opcodes accept all AVR opcodes, even if not supported by MCU -mno-skip-bug disable warnings for skipping two-word instructions (default for avr4, avr5) -mno-wrap reject rjmp/rcall instructions with 8K wrap-around (default for avr3, avr5) � -mip2022 restrict to IP2022 insns � -mip2022ext permit extended IP2022 insn � -mrelax Enable relaxation � -mv850 The code is targeted at the v850 � -mv850any The code is generic, despite any processor specific instructions � -mv850e The code is targeted at the v850e � -mv850e1 The code is targeted at the v850e1 � -mwarn-signed-overflow Warn if signed immediate values overflow � -mwarn-unsigned-overflow Warn if unsigned immediate values overflow � -n Do not optimize code alignment -q quieten some warnings � -nIp synonym for -no-ignore-parallel-conflicts � -no-bitinst disallow the M32R2's extended bit-field instructions � -no-expand Do not expand GETA, branches, PUSHJ or JUMP into multiple instructions. � -no-ignore-parallel-conflicts check parallel instructions for � -no-merge-gregs Do not merge GREG definitions with nearby values. � -no-parallel disable -parallel � -no-predefined-syms Do not provide mmixal built-in constants. Implies -fixed-special-register-names. � -no-warn-explicit-parallel-conflicts do not warn when parallel � -no-warn-unmatched-high do not warn about missing low relocs � -nocpp ignored � -o OBJFILE name the object-file output OBJFILE (default a.out) � -parallel try to combine instructions in parallel � -relax Create linker relaxable code. � -w ignored � -warn-explicit-parallel-conflicts warn when parallel instructions � -warn-unmatched-high warn when an (s)high reloc has no matching low reloc � -x Do not warn when an operand to GETA, a branch, PUSHJ or JUMP is not known to be within range. The linker will catch any errors. Implies -linker-allocated-gregs.� %s;� (Requires %s; requested architecture is %s.)� *input_line_pointer == '%c' 0x%02x � ARM-specific assembler options: � BFIN specific command line options: � FR30 specific command line options: � M32C specific command line options: � M32R specific command line options: � MMIX-specific command line options: � V850 options: � XSTORMY16 specific command line options: � Z8K options: -z8001 generate segmented code -z8002 generate unsegmented code -linkrelax create linker relaxable code � or �!%s does not use a sequence number�!samegp reloc against symbol without .prologue: %s�"%d" (instance number %d of a %s label)�".else" without matching ".if"�".elseif" after ".else"�".elseif" without matching ".if"�".endif" without ".if"�# Example of `%s' instructions .sect .text _start: �# bars register�# conflicts length�#4 not valid on H8/300.�#<imm16>�#<imm8>�#<mask>�% operator needs absolute expression�%d error%s, %d warning%s, generating bad object file�%d error%s, %d warning%s, no object file generated�%d warnings, treating warnings as errors�%s -- statement `%s' ignored�%s NOP inserted�%s `%s' already has an alias `%s'�%s argument must be a string�%s out of range (%d is not between %d and %d)�%s out of range (0x%s is not between 0x%s and 0x%s)�%s relocations do not fit in %d bytes�%s relocations do not fit in %d bytes �%s shortened to %s�%s symbol recursion stopped at second appearance of '%s'�%s unsupported�%s without %s�%s: data size %ld �%s: global symbols not supported in common sections�%s: no such section�%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?�%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?�%s: total time in assembly: %ld.%06ld �%s: unexpected function type: %d�%s: unrecognized processor name�%s: would close weakref loop: %s�%s:%u: bad return from bfd_install_relocation: %x�%u-byte relocation cannot be applied to %u-byte field�'%s' is not repeatable. Resulting behavior is undefined.�'%s': only the NOP instruction can be issued in parallel on the m32r�')' required�'ASR' required�'CPSR' or 'SPSR' expected�'LSL' or 'ASR' required�'LSL' required�'[' expected�'[' expected after PLD mnemonic�']' expected�'d.%s' must be 8-byte aligned�'entry_num' must be absolute number in [0,31]�'}' expected at end of 'option' field�(PC)+ unpredictable�(plt) is only valid on branch targets�(unknown reason)�*<abs8>�, or �, or aliases�-%s conflicts with the other architecture options, which imply -%s�-(PC) unpredictable�--abi=[32|64] set size of expanded SHmedia operands and object file type --shcompact-const-crange emit code-range descriptors for constants in SHcompact code sections --no-mix disallow SHmedia code in the same section as constants and SHcompact code --no-expand do not expand MOVI, PT, PTA or PTB instructions --expand-pt32 with -abi=64, expand PT, PTA and PTB instructions to 32 bits only �--absolute-literals option not supported in this Xtensa configuration�--base-size-default-16 base reg without size is 16 bits --base-size-default-32 base reg without size is 32 bits (default) --disp-size-default-16 displacement with unknown size is 16 bits --disp-size-default-32 displacement with unknown size is 32 bits (default) �--density option is ignored�--generics is deprecated; use --transform instead�--gstabs is not supported for ia64�--hash-size needs a numeric argument�--isa=[shmedia set as the default instruction set for SH64 | SHmedia | shcompact | SHcompact] �--no-density option is ignored�--no-generics is deprecated; use --no-transform instead�--no-relax is deprecated; use --no-transform instead�--no-underscore is invalid with a.out format�--relax is deprecated; use --transform instead�-32 create 32 bit object file -64 create 64 bit object file �-32 create o32 ABI object file (default) -n32 create n32 ABI object file -64 create 64 ABI object file �-32 is supported for ELF format only�-64 is supported for ELF format only�-EL generate code for a little endian machine -EB generate code for a big endian machine --little-endian-data generate code for a machine having big endian instructions and little endian data. �-G may not be used with SVR4 PIC code�-G n Data >= n bytes is in small data area �-G not supported in this configuration.�-KPIC generate PIC -V print assembler version number -undeclared-regs ignore application global register usage without appropriate .register directive (default) -no-undeclared-regs force error on application global register usage without appropriate .register directive -q ignored -Qy, -Qn ignored -s ignored �-KPIC, -call_shared generate SVR4 position independent code -non_shared do not generate position independent code -xgot assume a 32 bit GOT -mpdr, -mno-pdr enable/disable creation of .pdr sections -mshared, -mno-shared disable/enable .cpload optimization for non-shared code -mabi=ABI create ABI conformant object file for: �-R option not supported on this target.�-TSO use Total Store Ordering -PSO use Partial Store Ordering -RMO use Relaxed Memory Ordering �-call_shared is supported only for ELF format�-expand-pt32 invalid together with -no-expand�-expand-pt32 only valid with -abi=64�-k generate PIC �-m68851 | -mno-68851 target has/lacks memory-management unit coprocessor [default yes for 68020 and up] -pic, -k generate position independent code -S turn jbsr into jsr --pcrel never turn PC-relative branches into absolute jumps --register-prefix-optional recognize register names without prefix character --bitwise-or do not treat `|' as a comment character �-mCPU equivalent to -march=CPU -mtune=CPU. Deprecated. -no-mCPU don't generate code specific to CPU. For -mCPU and -no-mCPU, CPU must be one of: �-mPIC Note large position independent code �-mabi is supported for ELF format only�-maltivec generate code for AltiVec -me300 generate code for PowerPC e300 family -me500, -me500x2 generate code for Motorola e500 core complex -mspe generate code for Motorola SPE instructions -mregnames Allow symbolic names for registers -mno-regnames Do not allow symbolic names for registers �-mcpu=<CPU version> Specify the CPU version �-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat} �-mdouble Note fp double insns are used �-mdsp generate DSP instructions -mno-dsp do not generate DSP instructions �-mdword Note stack is aligned to a 8 byte boundary �-me <filename> Redirect errors to a file �-merrors-to-file <filename> �-mfar-mode | -mf Use extended addressing �-mfdpic Assemble for the FDPIC ABI �-mfix-vr4120 work around certain VR4120 errata -mfix-vr4130 work around VR4130 mflo/mfhi errata -mgp32 use 32-bit GPRs, regardless of the chosen ISA -mfp32 use 32-bit FPRs, regardless of the chosen ISA -mno-shared optimize output for executables -msym32 assume all symbols have 32-bit values -O0 remove unneeded NOPs, do not swap branches -O remove unneeded NOPs and swap branches --[no-]construct-floats [dis]allow floating point values to be constructed --trap, --no-break trap exception on div by 0 and mult overflow --break, --no-trap break exception on div by 0 and mult overflow �-mfpr-32 Note 32 fprs are used �-mfpr-64 Note 64 fprs are used �-mgp32 used with a 64-bit ABI�-mgp64 used with a 32-bit ABI�-mgp64 used with a 32-bit processor�-mgpr-32 Note 32 gprs are used �-mgpr-64 Note 64 gprs are used �-mips1 generate MIPS ISA I instructions -mips2 generate MIPS ISA II instructions -mips3 generate MIPS ISA III instructions -mips4 generate MIPS ISA IV instructions -mips5 generate MIPS ISA V instructions -mips32 generate MIPS32 ISA instructions -mips32r2 generate MIPS32 release 2 ISA instructions -mips64 generate MIPS64 ISA instructions -mips64r2 generate MIPS64 release 2 ISA instructions -march=CPU/-mtune=CPU generate code/schedule for CPU, where CPU is one of: �-mips16 generate mips16 instructions -no-mips16 do not generate mips16 instructions �-mlibrary-pic Compile library for large position indepedent code �-mmedia Note media insns are used �-mmt generate MT instructions -mno-mt do not generate MT instructions �-mmuladd Note multiply add/subtract insns are used �-mno-dword Note stack is aligned to a 4 byte boundary �-mno-pack Do not allow instructions to be packed �-mnopic Disable -mpic, -mPIC, -mlibrary-pic and -mfdpic �-mpack Note instructions are packed �-mpic Note small position independent code �-mppc64, -m620 generate code for PowerPC 620/625/630 -mppc64bridge generate code for PowerPC 64, including bridge insns -mbooke64 generate code for 64-bit PowerPC BookE -mbooke, mbooke32 generate code for 32-bit PowerPC BookE -mpower4 generate code for Power4 architecture -mpower5 generate code for Power5 architecture -mcom generate code Power/PowerPC common instructions -many generate code for any architecture (PWR/PWRX/PPC) �-mrelocatable support for GCC's -mrelocatble option -mrelocatable-lib support for GCC's -mrelocatble-lib option -memb set PPC_EMB bit in ELF flags -mlittle, -mlittle-endian, -l, -le generate code for a little endian machine -mbig, -mbig-endian, -b, -be generate code for a big endian machine -msolaris generate code for Solaris -mno-solaris do not generate code for Solaris -V print assembler version number -Qy, -Qn ignored �-msoft-float Note software fp is used �-mtomcat-debug Debug tomcat workarounds �-mtomcat-stats Print out stats for tomcat workarounds �-n32 is supported for ELF format only�-no-expand only valid with SHcompact or SHmedia�-no-mix is invalid without specifying SHcompact or SHmedia�-non_shared is supported only for ELF format�-shcompact-const-crange is invalid without SHcompact�...�.COMMon length (%d.) < 0! Ignored.�.COMMon length (%ld.) <0! Ignored.�.COMMon length (%lu) out of range ignored�.EQU must use a label�.EXIT must appear within a procedure�.REG expression must be a register�.REG must use a label�.SCOMMon length (%ld.) <0! Ignored.�.abort detected. Abandoning ship.�.arch <arch> requires a matching --march=... option�.begin [no-]density is ignored�.begin directive with no matching .end directive�.begin directive without a preceding .ent directive�.begin directive without a preceding .file directive�.begin literal is deprecated; use .literal instead�.begin/.bend in different segments�.bend directive names unknown symbol�.bend directive without a preceding .ent directive�.bend directive without a preceding .file directive�.callinfo is not within a procedure definition�.cfi_endproc without corresponding .cfi_startproc�.cpload not in noreorder section�.def pseudo-op used inside of .def/.endef: ignored.�.def pseudo-op used inside of .def/.endef; ignored�.dim pseudo-op used outside of .def/.endef: ignored.�.dim pseudo-op used outside of .def/.endef; ignored�.ef with no preceding .function�.end [no-]density is ignored�.end directive has no name�.end directive missing or unknown symbol�.end directive names different symbol than .ent�.end directive names unknown symbol�.end directive without a preceding .ent directive�.end directive without a preceding .ent directive.�.end directive without a preceding .file directive�.end directive without matching .ent�.end not in text section�.end symbol does not match .ent symbol.�.end%c encountered without preceeding %s�.end%s without preceding .%s�.endef pseudo-op used before .def; ignored�.endef pseudo-op used outside of .def/.endef: ignored.�.endfunc missing for previous .func�.endfunc missing for previous .proc�.ent directive has no name�.ent directive has no symbol�.ent directive without matching .end�.ent or .aent not in text section.�.err encountered�.error directive invoked in source file�.es without preceding .bs�.fail %ld encountered�.field count '%d' out of range (1 <= X <= 32)�.fill size clamped to %d�.fmask outside of .ent�.frame outside of .ent�.ifeqs syntax error�.incbin count zero, ignoring `%s'�.largecomm supported only in 64bit mode, producing .comm�.linkonce is not supported for this object file format�.literal not allowed inside .begin literal region�.literal_position inside literal directive; ignoring�.ln pseudo-op inside .def/.endef: ignored.�.loc before .file�.loc outside of .text�.loc pseudo-op inside .def/.endef: ignored.�.machine stack overflow�.machine stack underflow�.mask outside of .ent�.mask/.fmask outside of .ent�.name directive has no symbol�.name directive not in link (.link) section�.option pic%d not supported�.pdesc directive has no entry symbol�.pdesc directive not in link (.link) section�.pdesc has no matching .ent�.popsection without corresponding .pushsection; ignored�.previous without corresponding .section; ignored�.profiler pseudo requires at least two operands.�.prologue directive without a preceding .ent directive�.sblock may be used for initialized sections only�.scl pseudo-op used outside of .def/.endef ignored.�.scl pseudo-op used outside of .def/.endef; ignored�.set pop with no .set push�.size expression too complicated to fix up�.size pseudo-op used outside of .def/.endef ignored.�.size pseudo-op used outside of .def/.endef; ignored�.space or .fill with negative value, ignored�.space repeat count is negative, ignored�.space repeat count is zero, ignored�.space specifies non-absolute value�.space/.bes repeat count is negative, ignored�.space/.bes repeat count is zero, ignored�.stab%c is not supported�.stab%c: description field '%x' too big, try a different debug format�.stab%c: ignoring non-zero other field�.stab%c: missing comma�.syntax %s requires command-line option `--no-underscore'�.syntax %s requires command-line option `--underscore'�.tag pseudo-op used outside of .def/.endef ignored.�.tag pseudo-op used outside of .def/.endef; ignored�.tag requires a structure tag�.tag target '%s' undefined�.tc not in .toc section�.tc with no label�.type pseudo-op used outside of .def/.endef ignored.�.type pseudo-op used outside of .def/.endef; ignored�.unwind_save does not support this kind of register�.usepv directive has no name�.usepv directive has no type�.uses does not refer to a local symbol in the same section�.uses pseudo-op seen when not relaxing�.uses target does not refer to a local symbol in the same section�.val expression is too copmlex�.val pseudo-op used outside of .def/.endef ignored.�.val pseudo-op used outside of .def/.endef; ignored�.var may only be used within a macro definition�.warning directive invoked in source file�.word %s-%s+%s didn't fit�0x%lx: "%s" type = %ld, class = %d, segment = %d �16-bit jump out of range�32-bit conditional branch generated�32bit mode not supported on this CPU.�5-bit field must be absolute�5-bit immediate too large�62-bit relocation not yet implemented�64bit mode not supported on this CPU.�68000 or higher�68010 or higher�68020 or higher�68040 and 68851 specified; mmu instructions may assemble incorrectly�680X0 options: -l use 1 word for refs to undefined symbols [default 2] -m68000 | -m68008 | -m68010 | -m68020 | -m68030 | -m68040 | -m68060 | -m68302 | -m68331 | -m68332 | -m68333 | -m68340 | -m68360 | -mcpu32 | -m5200 | -m5202 | -m5204 | -m5206 | -m5206e | -m521x | -m5249 | -m528x | -m5307 | -m5407 | -m547x | -m548x | -mcfv4 | -mcfv4e specify variant of 680X0 architecture [default %s] -m68881 | -m68882 | -mno-68881 | -mno-68882 target has/lacks floating-point coprocessor [default yes for 68020, 68030, and cpu32] �: PC-relative operand can't be a constant�: TLS operand can't be a constant�: There are only 32 f registers; [0-31]�: There are only 32 single precision f registers; [0-31]�: There are only 64 f registers; [0-63]�: asr number must be between 0 and 31�: asr number must be between 16 and 31�: expecting %asrN�: invalid ASI expression�: invalid ASI name�: invalid ASI number�: invalid cpreg name�: invalid membar mask expression�: invalid membar mask name�: invalid membar mask number�: invalid prefetch function expression�: invalid prefetch function name�: invalid prefetch function number�: invalid siam mode expression�: invalid siam mode number�: rd on write only ancillary state register�: unrecognizable privileged register�: unrecognizable v9a ancillary state register�: unrecognizable v9a or v9b ancillary state register�:b not permitted; defaulting to :w�<abi> assemble for floating point ABI <abi>�<abs>�<arch name> assemble for architecture <arch name>�<cpu name> assemble for CPU <cpu name>�<fpu name> assemble for FPU architecture <fpu name>�<imm8>,X�<label>�<unknown>�<ver> assemble for eabi version <ver>�@%s reloc is not supported with %d-bit output format�@local or @plt branch destination is too far away, %ld bytes�A bignum/flonum may not be a displacement: 0x%lx used�A branch offset requires 0 MOD 4 alignment�A different %s was already specified, is now %s�A parameter named `%s' already exists for macro `%s'�A status register or status bit name is required�AAARG -> unhandled constant reloc�ADRL used for a symbol not defined in the same file�ARM register expected�AVR options: -mmcu=[avr-name] select microcontroller variant [avr-name] can be: avr1 - AT90S1200, ATtiny1x, ATtiny28 avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22 avr3 - ATmega103, ATmega603 avr4 - ATmega83, ATmega85 avr5 - ATmega161, ATmega163, ATmega32, AT94K or immediate microcontroller name. �Aborting because statement has "%s"�Accessing `%s' as thread-local object�Accessing function `%s' as thread-local object�Addend to unresolved symbol not on word boundary.�Address mode *+ARx is not allowed in memory-mapped register addressing. Resulting behavior is undefined.�Address mode *+ARx is write-only. Results of reading are undefined.�Address of immediate operand�Addressing mode not implemented yet.�Adjusted signed .word (%ld) overflows: `switch'-statement too large.�Alignment must be a power of 2�Alignment negative: 0 assumed�Alignment negative: 0 assumed.�Alignment too large: %d assumed�Alignment too large: %d. assumed�Alignment too large: %d. assumed.�Alpha options: -32addr treat addresses as 32-bit values -F lack floating point instructions support -mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall specify variant of Alpha architecture -m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b these variants include PALcode opcodes �An instruction was expanded (%s)�Architecture mismatch on "%s".�Argument to .BLOCK/.BLOCKZ must be between 0 and 0x3fffffff�Argument to .even ignored�Assembler does not yet support PIC�Assembler messages: �Assertion failure at %s line %d. �Assertion failure in %s at %s line %d. �At least one PR argument expected�At least two PR arguments expected�Attempt to purge non-existant macro `%s'�Attempt to put a common symbol into set %s�Attempt to put an undefined symbol into set %s�Auto increment/decrement offset '%ld' is out of range.�BSPEC already active. Nesting is not supported.�BSPEC without ESPEC.�BSS length (%d.) <0! Ignored.�BYTE expression not a pure number�BYTE expression not in the range 0..255�Bad .fmask directive�Bad .frame directive�Bad .frame directive 1./2. param�Bad .frame directive 3./4. param�Bad .mask directive�Bad .mask/.fmask directive�Bad .section directive: want a,e,w,x,M,S,G,T in string�Bad .section directive: want a,l,w,x,M,S,G,T in string�Bad .section directive: want a,o,s,w,x,M,S,G,T in string�Bad .section directive: want a,s,w,x,M,S,G,T in string�Bad .section directive: want a,w,x,M,S,G,T in string�Bad COFF version '%s'�Bad CPU version '%s'�Bad base register, using $%d.�Bad call to MD_ATOF()�Bad call to MD_NTOF()�Bad call to md_atof ()�Bad call to md_atof () - floating point formats are not supported�Bad call to md_atof()�Bad element selector %ld�Bad floating point constant: %s�Bad opcode table, broken assembler.�Bad opcode-table-option, check in file ns32k-opcode.h�Bad operand�Bad operand for a load instruction: <%s>�Bad operand for a store instruction: <%s>�Bad parameter list for macro `%s'�Bad register name r%s�Bad register number�Bad register range�Bad relocation fixup type (%d)�Bad segment (should be absolute).�Bad segment in expression.�Bad sequence number: !%s!%s�Bad suffix after ':' use {b|w|d} Defaulting to d�Bad suffix, defaulting to d�Badly formed address expression�Big number is too big�Bignum not permitted in short literal. Immediate mode assumed.�Bignum too big for %c format; truncated�Bignum too big for long�Bit field out of range�Both arguments must be substitution symbols�Both the_insn.HI and the_insn.LO are set : %s�Branch %s is always true�Branch out of range�Branch to odd address (%lx)�Branch to unaligned address�Broken assembler. No assembly attempted.�Buggy opcode: `%s' "%s" �C54x-specific command line options: �CFI instruction used without previous .cfi_startproc�CFI state restore without previous remember�CPU version has already been set�CRIS-specific options: �C_EFCN symbol for %s out of scope�Calling gen_cond_branch_32 for .arch common_v10_v32 �Can not do %d byte %srelocation�Can not do %d byte pc-relative pic relocation�Can not do %d byte pc-relative relocation�Can not do %d byte pc-relative relocation for storage type %d�Can not do %d byte pic relocation�Can not do %d byte relocation�Can not do %d byte relocation for storage type %d�Can not represent %s relocation in this object file format�Can not set dlx_skip_hi16_flag�Can't add stop bit to mark end of instruction group�Can't change spaces within a procedure definition. Ignored�Can't change subspaces within a procedure definition. Ignored�Can't close %s�Can't deal with expression; defaulting to %ld�Can't do flonum short literal: immediate mode used.�Can't find opcode to match operands�Can't handle O_big in s390_exp_compare�Can't hash %s: %s�Can't hash `%s': %s �Can't open %s for reading�Can't open macro library file '%s' for reading.�Can't read from %s�Can't redirect stderr to the file '%s'�Can't relax difference�Can't relocate expression�Can't set GP value�Can't set register masks�Can't use floating point insn in this section�Can't use long branches on 68000/68010/5200�Can't work out size of operand. �Cannot allocate unwind descriptor �Cannot assemble instruction�Cannot branch to symbol in another section.�Cannot branch to undefined symbol.�Cannot define export symbol: %s �Cannot define static symbol: %s �Cannot find relocation type for symbol %s, code %d�Cannot generate relocation type for symbol %s, code %s�Cannot handle fixup�Cannot make %s relocation PC relative�Cannot represent relocation type %s�Case value %ld unexpected at line %d of file "%s" �Changing of CPU version on the fly not supported�Chose GP value of %lx �ColdFire ISA_A�ColdFire ISA_A+�ColdFire ISA_B�ColdFire fpu�ColdFire hardware divide�Comma and symbol expected for '.asg STRING, SYMBOL'�Comma and symbol expected for '.eval EXPR, SYMBOL'�Comma expected�Common alignment negative; 0 assumed�Common alignment not a power of 2�Complex expression not supported�Complicated LAPC target operand is not a multiple of two. Use LAPC.D�Condition "%s" does not match preceding group�Condition "%s" uses a different accumulator from a preceding condition�Condition <%c%c> in structured control directive can not be encoded correctly�Condition code register should be 0 or 4 for %s, was %d�Condition code register should be even for %s, was %d�Conflicting operand modifiers�Coproccesor code > 25 bits (%lu)�Copyright 2005 Free Software Foundation, Inc. �Could not set architecture and machine�Current section is unitialized, section name required for .clink�D10V options: -O Optimize. Will do some operations in parallel. --gstabs-packing Pack adjacent short instructions together even when --gstabs is specified. On by default. --no-gstabs-packing If --gstabs is specified, do not pack adjacent instructions together. �DSP immediate not in range %ld..%ld (%ld)�DSP immediate not in range 0..%d (%lu)�Default target `%s' is not supported.�Defective assembler. No assembly attempted.�Delayed branches not available on SH1�Deprecated syntax.�Destination accumulator for each part of this parallel instruction must be different�Directive .atmp available only with -mintel-syntax option�Directive .dual available only with -mintel-syntax option�Directive .enddual available only with -mintel-syntax option�Directive invalid within a bundle�Displacement length %s ignored!�Displacement to large for :d�Divide by zero.�Don't know how to figure width of %c in md_assemble()�Duplicate %s conditional�Duplicate predicate register ignored�EBCDIC constants are not supported�ECOFF debugging is disabled.�ENDLOOP without corresponding LOOP�ESPEC without preceding BSPEC�Error %s in %s �Error in relocation handling�Error:�Error: �Even number required. Rounded to %d�Executing %s in IU in reverse serial may not work�Executing %s in IU may not work�Executing %s in IU may not work in parallel execution�Executing %s in reverse serial with %s may not work�Expanded opcode after delayed branch: `%s'�Expanded opcode in dual mode: `%s'�Expected comma after common length�Expected comma after name�Expected comma after name "%s"�Expected comma after symbol-name�Expected comma after symbol-name: rest of line ignored.�Expected quoted string�Expecting ']' found '%s'�Expecting a register.�Expecting character constant argument�Expecting register D for indexed indirect mode.�Expecting second argument�Explicit stops are ignored in auto mode�Expression Error for operand modifier %%hi/%%lo �Expression out of range, using 0�Expression too complex.�Extended addressing not supported on the specified CPU�Extra )�Extra junk in function call, expecting ')'�Extra segment override ignored�FATAL: Attaching copyright header %s�FATAL: Attaching version header %s�FATAL: Can't create %s�FATAL: Can't write %s�FATAL: can't close %s �FATAL: can't create %s�FIRST not supported as a .SUBSPACE argument�FP branch in delay slot�FP branch preceded by FP instruction; NOP inserted�FPA .unwind_save does not take a register list�FPA register expected�FRAME parameter must be a multiple of 8: %d �FRV specific command line options: �Fatal error: �Field not properly aligned [%d] (%d).�Field out of range [%d..%d] (%d).�File '%s' not in macro archive format�First opcode is long. Unable to mix instructions as specified.�Fixup of %ld too large for field width of %d�Float register should be even, was %d�Floating point register in register list�Forced short literal to immediate mode. now_seg=%s to_seg=%s�Forcing byte displacement�Found '{' after explicit switch to automatic mode�Function expects two arguments�GNU assembler %s �GNU assembler version %s (%s) using BFD version %s �GOT already in symbol table�GP prologue size exceeds field size, using 0 instead�GREG expression too complicated�Garbage at end of instruction: `%s'.�Gas failure, reloc value %d �HI/LO registers should be specified together�HI/LO registers should be specified without additional registers�Hashing returned "%s".�High value system registers cannot be included in list�I don't need or use temp. file "%s".�I don't use an interpass file! -V ignored�I960 options: �IA-64 options: --mconstant-gp mark output file as using the constant-GP model (sets ELF header flag EF_IA_64_CONS_GP) --mauto-pic mark output file as using the constant-GP model without function descriptors (sets ELF header flag EF_IA_64_NOFUNCDESC_CONS_GP) -milp32|-milp64|-mlp64|-mp64 select data model (default -mlp64) -mle | -mbe select little- or big-endian byte order (default -mle) -mtune=[itanium1|itanium2] tune for a specific CPU (default -mtune=itanium2) -munwind-check=[warning|error] unwind directive check (default -munwind-check=warning) -mhint.b=[ok|warning|error] hint.b check (default -mhint.b=error) -x | -xexplicit turn on dependency violation checking -xauto automagically remove dependency violations (default) -xnone turn off dependency violation checking -xdebug debug dependency violation checker -xdebugn debug dependency violation checker but turn off dependency violation checking -xdebugx debug dependency violation checker and turn on dependency violation checking �INSTR_LABEL_DEF not supported yet�IP2K specific command line options: �IU instruction may not be in the left container�Ignoring attempt to re-define symbol�Ignoring attempt to re-define symbol `%s'.�Ignoring changed section attributes for %s�Ignoring statement due to "%s"�Ilegal instruction or not implmented opcode.�Illegal 19-bit code (%lu)�Illegal 20-bit code (%lu)�Illegal Co-processor register in Instruction `%s' �Illegal Co-processor special register in Instruction `%s' �Illegal Scale - `%d'�Illegal `cinv' parameter: `%c'�Illegal `mask16' operand, operation is undefined - `%s'�Illegal break code (%lu)�Illegal lower break code (%lu)�Illegal operand (arg %d)�Illegal operand.�Illegal operands�Illegal operands (whitespace): `%s'�Illegal operands for %s�Illegal operands%s�Illegal operands: %%%s can be only used with call __tls_get_addr�Illegal operands: %%%s cannot be used together with other relocs in the insn ()�Illegal operands: %%%s requires arguments in ()�Illegal operands: %%r_%s%d requires arguments in ()�Illegal operands: %%r_plt in %d-byte data field�Illegal operands: %%r_tls_dtpoff in %d-byte data field�Illegal operands: Can't add non-constant expression to %%%s()�Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbol�Illegal operands: Can't do arithmetics other than + and - involving %%%s()�Illegal operands: Only %%r_%s%d allowed in %d-byte data fields�Illegal operands: garbage after %%r_%s%d()�Illegal register (`%s') in Instruction: `%s'�Illegal register `%s' in Instruction `%s'�Illegal register `%s' in cop-register list�Illegal register `%s' in cop-special-register list�Illegal register `%s' in register list�Illegal register `%s' in user register list�Illegal type of operand (arg %d)�Immediate operand is not allowed for operand %d.�Immediate value not in 16 bit range: %ld�Immediate value not in 16 bit signed range: %ld�Immediate value not in 16 bit unsigned range: %ld�Immediate value not in 4 bit unsigned range: %ld�Immediate value not in 5 bit unsigned range: %ld�Immediate value not in 6 bit range: %ld�Immediate value not in 6 bit unsigned range: %ld�Immediate value not in 8 bit range: %ld�Immediate value not in 8 bit signed range: %ld�Immediate value not in 8 bit unsigned range: %ld�Improper extract size (%lu, position %lu)�Improper insert size (%lu, position %lu)�Improper position (%lu)�Improper rotate count�Improper shift amount (%lu)�Incorrect number of operands�Incorrect register `%%%s' used with `%c' suffix�Increment/decrement value is out of range: `%ld'.�Indexed indirect mode is not allowed for movb/movw.�Indirect indexed addressing is not valid for 68HC11.�Infinite loop encountered whilst attempting to compute the addresses of symbols in section %s�Inserting "%s" into entry hint table failed: %s�Inserting "%s" into structure table failed: %s�Instruction %s not allowed in a delay slot.�Instruction %s requires absolute expression�Instruction %s: result is always false�Instruction %s: result is always true�Instruction '%s' requires an LP cpu version�Instruction '%s' requires far mode addressing�Instruction `%s' is not recognized.�Instruction does not fit in available delay slots (%d-word insn, %d slots left)�Instruction does not fit in available delay slots (%d-word insn, %d slots left). Resulting behavior is undefined.�Instruction formats for `%s':�Instruction in R container is squashed by flow control instruction in L container.�Instruction must be executed in parallel�Instruction must be executed in parallel with another instruction.�Instruction not supported by this architecture�Instruction uses long version, so it cannot be mixed as specified�Instructions do not use parallel execution pipelines.�Instructions may not be executed in parallel�Instructions share the same execution pipeline�Instructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.�Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.�Internal Error: Can't allocate m68k_sorted_opcodes of size %d�Internal Error: Can't hash %s: %s�Internal Error: Can't find %s in hash table�Internal Error: Can't hash %s: %s�Internal assembler error for instruction %s�Internal assembler error for instruction format %s�Internal assembler error for macro %s�Internal bug. Try to use 0(r%d) instead of @r%d�Internal consistency error. check ns32k-opcode.h�Internal error found in md_convert_frag: offset %ld. Please report this.�Internal error! �Internal error, aborting at %s line %d �Internal error, aborting at %s line %d in %s �Internal error: Unable to find containing space for %s.�Internal error: can't find opcode `%s' for `%s' �Internal error: can't hash `%s': %s �Internal error: losing opcode: `%s' "%s" �Internal logic error in iif.iifP[].type�Internal logic error in iif.iifP[n].type�Internal logic error. line %d, file "%s"�Internal logic error. line %d, file "%s"�Invalid .CALL argument: %s�Invalid .CALLINFO argument: %s�Invalid .SPACE argument�Invalid .SUBSPACE argument�Invalid .insn format �Invalid Add Condition: %s�Invalid Add and Branch Condition�Invalid Bit Branch Condition: %c�Invalid COPR identifier�Invalid CST4 operand value (arg %d)�Invalid Compare and Branch Condition�Invalid Compare/Subtract Condition�Invalid Compare/Subtract Condition: %s�Invalid DISPU4 operand value (arg %d)�Invalid DataLabel expression�Invalid FP Compare Condition: %s�Invalid FP Operand Format: %3s�Invalid FTEST completer: %s�Invalid Floating Point Operand Format.�Invalid Indexed Load Completer Syntax.�Invalid Indexed Load Completer.�Invalid Logical Instruction Condition.�Invalid MDMX Immediate (%ld)�Invalid Nullification: (%c)�Invalid PIC expression.�Invalid Register in Register List�Invalid SFU identifier�Invalid Shift/Extract/Deposit Condition.�Invalid Short Load/Store Completer.�Invalid Store Bytes Short Completer�Invalid Unit Instruction Condition.�Invalid accumulator register.�Invalid argument %d to .prologue.�Invalid argument description: %d�Invalid argument location: %s �Invalid argument to .abi: %s�Invalid argument to .mode: %s�Invalid auxiliary register (use AR0-AR7)�Invalid combination: --abi=32 with --abi=64�Invalid combination: --abi=64 with --abi=32�Invalid combination: --abi=64 with --isa=SHcompact�Invalid combination: --isa=SHcompact with --abi=64�Invalid combination: --isa=SHcompact with --isa=SHmedia�Invalid combination: --isa=SHmedia with --isa=SHcompact�Invalid condition code register $fcc%d�Invalid coprocessor 0 register number�Invalid default architecture, broken assembler.�Invalid destination register for this instruction, use 'tfr'.�Invalid destination register.�Invalid dmad syntax '%s'�Invalid dsp acc register�Invalid dsp/smartmips acc register�Invalid expression after # number �Invalid expression after %%%% �Invalid field selector. Assuming F%%.�Invalid field size, must be from 1 to 32�Invalid float register number (%d)�Invalid immediate write operand.�Invalid indexed indirect mode.�Invalid indexed register, expecting register X.�Invalid indexed register, expecting register Y.�Invalid indexed register.�Invalid label '%s'�Invalid left/right combination completer�Invalid length (use 0 to %d�Invalid mode: %s �Invalid opcode/operands�Invalid operand (s) for parallel instruction "%s"�Invalid operand (use 1, 2, or 3)�Invalid operand expression�Invalid operand for `%s'�Invalid operand to `OFFSET'�Invalid operand: immediate value used as address.�Invalid operand: immediate value used as base address.�Invalid operands %s�Invalid or illegal addressing mode combined with scaled-index�Invalid pc-relative relocation�Invalid performance register (%lu)�Invalid permutation completer�Invalid register for dbcc/tbcc instruction.�Invalid register for post/pre increment.�Invalid register for single precision fmpyadd or fmpysub�Invalid register list for ldm/stm �Invalid register number (%d)�Invalid register specification.�Invalid register.�Invalid register: 'r%d'�Invalid register: r0 and r15 illegal�Invalid relocation�Invalid scaled-indexed mode, use (b,w,d,q)�Invalid source register for this instruction, use 'tfr'.�Invalid source register.�Invalid status register "%s"�Invalid subscript (use 1 to %d)�Invalid suffix for literal pool entry�Invalid syntax in External addressing mode�Invalid syntax in Memory Relative addressing mode�Invalid syntax in PC-relative addressing mode�Invalid use of register�Invalid value for `%s' (%lu)�Known MCU names:�Known MCU names: �LOC expression stepping backwards is not supported�LR and PC should not both be in register list�Label required for .tag�Length of .comm "%s" is already %ld. Not changed to %d.�Length of .comm "%s" is already %ld. Not changed to %ld.�Length of .lcomm "%s" is already %ld. Not changed to %ld.�Length of .scomm "%s" is already %ld. Not changed to %ld.�Length specification ignored. Address mode 9F used�Line %d: unknown relocation type: 0x%x.�Line numbers must be positive integers �Local symbol `%s' can't be equated to common symbol `%s'�Local symbol `%s' can't be equated to undefined symbol `%s'�Long instructions may not be combined.�Looks like a proc, but can't tell what kind. �Low order bits truncated in immediate float operand�M340 specific opcode used when assembling for M210�MCORE specific options: -{no-}jsri2bsr {dis}able jsri to bsr transformation (def: dis) -{no-}sifilter {dis}able silicon filter behavior (def: dis) -cpu=[210|340] select CPU type -EB assemble for a big endian system (default) -EL assemble for a little endian system �MIPS PIC call to register other than $25�MIPS options: -EB generate big endian output -EL generate little endian output -g, -g2 do not remove unneeded NOPs or swap branches -G NUM allow referencing objects up to NUM bytes implicitly with the gp register [default 8] �MN10200 options: none yet �MN10300 options: none yet �MOVI operand is not a 32-bit signed value: 0x%8x%08x�MRI style ORG pseudo-op not supported�MSP430 does not have %d registers�MSP430 options: -mmcu=[msp430-name] select microcontroller type msp430x110 msp430x112 msp430x1101 msp430x1111 msp430x1121 msp430x1122 msp430x1132 msp430x122 msp430x123 msp430x1222 msp430x1232 msp430x133 msp430x135 msp430x1331 msp430x1351 msp430x147 msp430x148 msp430x149 msp430x155 msp430x156 msp430x157 msp430x167 msp430x168 msp430x169 msp430x1610 msp430x1611 msp430x1612 msp430x311 msp430x312 msp430x313 msp430x314 msp430x315 msp430x323 msp430x325 msp430x336 msp430x337 msp430x412 msp430x413 msp430x415 msp430x417 msp430xE423 msp430xE425 msp430E427 msp430xW423 msp430xW425 msp430W427 msp430xG437 msp430xG438 msp430G439 msp430x435 msp430x436 msp430x437 msp430x447 msp430x448 msp430x449 �MT immediate not in range 0..%d (%lu)�MU instruction may not be in the right container�Macro %s not implemented yet�Macro `%s' was already defined�Macro instruction expanded into multiple instructions�Macro instruction expanded into multiple instructions in a branch delay slot�Macro used $at after ".set noat"�Maverick DSPSC register expected�Maverick MVAX register expected�Maverick MVD register expected�Maverick MVDX register expected�Maverick MVF register expected�Maverick MVFX register expected�Maximum %d bits may be set in `mask16' operand�Memory mapped register "%s" out of range�Misplaced .entry. Ignored.�Missing '(' after substitution symbol function�Missing ')' in subscripted substitution symbol expression�Missing )�Missing ) in ra(rb)�Missing .EXIT for a .ENTRY�Missing .callinfo�Missing .callinfo for this procedure�Missing .callinfo.�Missing .exit �Missing .procend �Missing `]' to close indexed-indirect mode.�Missing `]' to close register indirect operand.�Missing arguments for opcode <%s>.�Missing forced substitution terminator ':'�Missing function name for .PROC�Missing function name for .PROC (corrupted label chain)�Missing label name on .LABEL�Missing macro name�Missing matching brackets : `%s'�Missing operand�Missing operand.�Missing parameter qualifier for `%s' in macro `%s'�Missing predicate relation type�Missing second register for indexed-indirect mode.�Missing second register or offset for indexed-indirect mode.�Missing size argument�Missing value for required parameter `%s' of macro `%s'�Mixing of normal and extended addressing not supported�More than one relocation op per insn�Motorola 68HC11/68HC12/68HCS12 options: -m68hc11 | -m68hc12 | -m68hcs12 specify the processor [default %s] -mshort use 16-bit int ABI (default) -mlong use 32-bit int ABI -mshort-double use 32-bit double ABI -mlong-double use 64-bit double ABI (default) --force-long-branchs always turn relative branchs into absolute ones -S,--short-branchs do not turn relative branchs into absolute ones when the offset is out of range --strict-direct-mode do not turn the direct mode into extended mode when the instruction does not support direct mode --print-insn-syntax print the syntax of instruction in case of error --print-opcodes print the list of instructions with syntax --generate-example generate an example of each instruction (used for testing) �Must be in a space before changing or declaring subspaces. �NS32K options: -m32032 | -m32532 select variant of NS32K architecture --disp-size-default=<1|2|4> �Name # Modes Min ops Max ops Modes mask # Used �Need #1 or #2 here�Neither Power nor PowerPC opcodes were selected.�Nested procedures�No !literal!%ld was found�No !tlsgd!%ld was found�No !tlsldm!%ld was found�No 'bal' entry point for leafproc %s�No .ENTRY for this .EXIT�No .cprestore pseudo-op used in PIC code�No .frame pseudo-op used in PIC code�No comma after .pdesc <entryname>�No compiled in support for %d bit object file format�No compiled in support for 64 bit object file format�No compiled in support for x86_64�No instruction or missing opcode.�No lda !gpdisp!%ld was found�No ldah !gpdisp!%ld was found�No memory for symbol name.�No operator�No previous section to return to. Directive ignored.�No relocation operand�No segment info for current section�No such entry in list. (cpu/mmu register)�No such opcode�No symbol after .code_address�No symbol after .linkage�Non-absolute symbol: '%s'.�Not enough operands�Not in a space. �Not in a subspace. �Number (0x%s) larger than 32 bits�Number larger than 64 bits�OPF immediate operand out of range (0-0x1ff)�Odd numbered register used as target of multi-register instruction�Offset on nested structures is ignored�Offset out of 16-bit range: %ld.�Offset out of 5-bit range for movw/movb insn: %ld�Offset out of 5-bit range for movw/movb insn: %ld.�One of these instructions may not be executed in parallel.�Only one .copyright pseudo-op per file!�Only one .version pseudo-op per file!�Only one comparison conditional allowed�Only one overflow conditional allowed�Only the first path encountering the conflict is reported�Opcode `%s' is not recognized.�Opcode `%s' with these operand types not available in %s mode�Opcode `%s' with these operand types not available in H8/300 mode�Opcode `%s' with these operand types not available in H8/300H mode�Opcode `%s' with these operand types not available in H8/300S mode�Opcode(%d.%s): �Operand "%s" out of range (use 1 or 2)�Operand '%s' out of range (%d <= x <= %d)�Operand `%x' not recognized in fixup16.�Operand `%x' not recognized in fixup8.�Operand has odd displacement (arg %d)�Operand out of 16-bit range: `%ld'.�Operand out of 8-bit range: `%ld'.�Operand out of range (arg %d)�Operand out of range for a relative branch: `%ld'�Operand value is not within upper 64 KB (arg %d)�Option `%s' is not recognized.�Options: -a[sub-option...] turn on listings Sub-options [default hls]: c omit false conditionals d omit debugging directives h include high-level source l include assembly m include macro expansions n omit forms processing s include symbols =FILE list to FILE (must be last sub-option) �Out of memory: could not allocate new space chain entry: %s �Out of memory: could not allocate new subspace chain entry: %s �Out of step �Out-of-range .word offset handling is not implemented for .arch common_v10_v32�PC is not a valid index register�PC not allowed as destination�PC not allowed in register list�PC part of operand unpredictable�PC should not be in register list�PC-relative relocation must be trivially resolved�PIC code offset overflow (max 16 signed bits)�PIC code offset overflow (max 32 signed bits)�PIC relocation size does not match operand size�PJ options: -little generate little endian code -big generate big endian code �PSW cannot be included in list�PTA operand is a SHcompact symbol�PTB operand is a SHmedia symbol�Parameter named `%s' does not exist for macro `%s'�Parameters of an existing subspace can't be modified�Pipelined instruction: fsrc1 = fdest�Please report this bug. �Please use --help to see usage and options for this assembler. �Pointless default value for required parameter `%s' in macro `%s'�Post-decrement mode is not valid for 68HC11.�Post-increment mode is not valid for 68HC11.�PowerPC options: -a32 generate ELF32/XCOFF32 -a64 generate ELF64/XCOFF64 -u ignored -mpwrx, -mpwr2 generate code for POWER/2 (RIOS2) -mpwr generate code for POWER (RIOS1) -m601 generate code for PowerPC 601 -mppc, -mppc32, -m603, -m604 generate code for PowerPC 603/604 -m403, -m405 generate code for PowerPC 403/405 -m440 generate code for PowerPC 440 -m7400, -m7410, -m7450, -m7455 generate code For PowerPC 7400/7410/7450/7455 �Pre-increment mode is not valid for 68HC11�Predicate register expected�Predicate source and target required�Prefix 'd.' invalid for instruction `%s'�Premature end of suffix -- Defaulting to d�Pretending global symbol used as branch target is local.�Pseudodirective .file is only valid when generating ELF�Pseudodirective .loc is only valid when generating ELF�Redefining entrynum for sysproc %s�Redefining leafproc %s�Reg not valid for H8/300�Register name %s conflicts with symbol of the same name�Register name expected�Register number must be EVEN�Register scaling only allowed in memory operands�Register symbol %s already defined.�Register value annotation ignored�Registers cannot be used as a prefix of indexed expression [%s]�Registers cannot be used within absolute expression [%s]�Registers cannot be used within immediate expression [%s]�Relaxation to long branches for .arch common_v10_v32 not implemented�Relocatable values require at least WORD storage�Relocation %d is not supported by object file format.�Relocation %s is not safe for %s�Relocation cannot be done when using -mrelocatable�Report bugs to %s �Reserved word `%s' used as parameter in macro `%s'�Rn must not overlap other operands�SH options: --little generate little endian code --big generate big endian code --relax alter jump instructions for long displacements --renesas disable optimization with section symbol for compatibility with Renesas assembler. --small align sections to 4 byte boundaries, not 16 --dsp enable sh-dsp insns, and disable floating-point ISAs. --allow-reg-prefix allow '$' as a register name prefix. --isa=[any use most appropriate isa | dsp same as '-dsp' | fp�SHmedia code not allowed in same section as constants and SHcompact code�SP and PC not permitted in .unwind_movsp directive�SP not allowed in register list�SP should not be in register list�SPARC options: �SYMBOL TABLE not implemented�S^# may only read-access�S^# needs expression�Same src/dest register is used (`r%d'), result is undefined�Scaled-indexed addressing mode combined with scaled-index�Selected target format '%s' unknown�Semantics error. This type of operand can not be relocated, it must be an assembly-time constant�Short literal overflow(%ld.), immediate mode assumed.�Spurious `,' or bad indirect register addressing mode.�Substitution symbols must begin with a letter�Subtype %d is not recognized.�Support for 64-bit arithmetic not compiled in.�Swapping instruction order�Symbol '%s' could not be created.�Symbol `%s' can not be both weak and common�Symbol missing for .set/.equ�Symbol used as immediate operand in PIC mode.�Syntax error: Expecting a constant, got `%s'�Syntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}�TOC section size exceeds 64k�TOKEN TRACE not implemented�Target processor does not support this instruction.�The .ENTER pseudo-op is not supported�The .LEAVE pseudo-op is not supported�The XCOFF file format does not support arbitrary sections�The `.abi %s' directive is not valid with this architecture�The `.mode %s' directive is not valid with this architecture�The trap id must be a constant.�This assembler was configured for a target of `%s'. �This immediate requires 0 MOD 16 alignment�This immediate requires 0 MOD 2 alignment�This immediate requires 0 MOD 4 alignment�This immediate requires 0 MOD 8 alignment�This is the location of the conflicting usage�This operand must be constant at assembly time�This program is free software; you may redistribute it under the terms of the GNU General Public License. This program has absolutely no warranty. �Thumb does not support NOP with hints�Thumb does not support conditional execution�Thumb does not support negative register indexing�Thumb does not support register indexing with writeback�Thumb does not support register post-indexing�Thumb does not support the 2-argument form of this instruction�Thumb does not support the ldr =N pseudo-operation�Thumb does not support this addressing mode�Thumb encoding does not support an immediate here�Thumb encoding does not support rotation�Thumb load/store multiple does not support {reglist}^�Thumb supports only LSL in shifted register indexing�Too many operands�Too many operands passed to instruction�Too many operands: %s�Too many register references in memory operand�Trap id `%ld' is out of range.�Trap id must be within [0x30..0x39] or [0x40..0xff].�Treating `%s' as memory reference�Tried to .set unrecognized mode `%s'�Tried to convert DBcc to absolute jump�Tried to convert PC relative BSR to absolute JSR�Tried to convert PC relative branch to absolute jump�Tried to convert PC relative conditional branch to absolute jump�Tried to set unrecognized symbol: %s �Trying to 'bal' to %s�Two IU instructions may not be executed in parallel�Two MU instructions may not be executed in parallel�Unable to allocate memory for new instructions �Unable to determine default target processor from string: %s�Unable to handle reference to symbol %s�Unable to mix instructions as specified�Unable to produce reloc against symbol '%s'�Unable to resolve expression�Unary operator %c ignored because bad operand follows�Undefined .EXPORT/.IMPORT argument (ignored): %s�Undefined absolute constant: '%s'.�Undefined register: '%s'.�Undefined space: '%s' Assuming space number = 0.�Undefined substitution symbol '%s'�Unexpected branch conversion with `%x'�Unexpected return value [%d] from parse_toc_entry! �Unexpected token `%s'�Unhandled dependency %s for %s (%s), note %d�Unimplemented register `%s' specified�Unimplemented toc32 expression modifier�Unimplemented toc64 expression modifier�Unknown .syntax operand�Unknown CPU identifier `%s'�Unknown architecture�Unknown default cpu = %s, os = %s�Unknown exception: `%s'�Unknown instruction '%s'�Unknown opcode `%s'.�Unknown opcode: `%s'�Unknown operand modifier `%s'�Unknown operator�Unknown register: `%d'�Unknown relocation encountered in md_apply_fix.�Unknown relocation operand: !%s�Unknown section directive�Unknown segment type�Unknown temporary pseudo register�Unmatched high/shigh reloc�Unrecognised option: -hidden�Unrecognized .LEVEL argument �Unrecognized .type argument�Unrecognized condition code "%s"�Unrecognized dependency specifier %d �Unrecognized field type '%c'�Unrecognized fix-up (0x%08lx)�Unrecognized indirect address format "%s"�Unrecognized instruction "%s"�Unrecognized opcode format: `%s'�Unrecognized opcode: `%s'�Unrecognized operand list '%s' for instruction '%s'�Unrecognized option "%s"�Unrecognized option '-x%s'�Unrecognized option following -K�Unrecognized parallel instruction "%s"�Unrecognized parallel instruction '%s'�Unrecognized parallel instruction combination "%s || %s"�Unrecognized predicate relation type�Unrecognized register name�Unrecognized section '%s'�Unrecognized status bit "%s"�Unrecognized struct/union tag '%s'�Unrecognized substitution symbol function�Unrecognized symbol suffix�Unrecognized token '%s'�Unrecognized token `%s'�Unrecognized version '%s'�Unsupported large constant�Unsupported relocation size %d�Unsupported section attribute -- 'a'�Unsupported use of .gpdword�Unsupported use of .gpword�Unsupported use of sp�Unterminated string after absolute expression�Unwind directive not followed by an instruction.�Usage: %s [option...] [asmfile...] �Use of .def/.ref is deprecated. Use .global instead�Use of p0 is not valid in this context�Use the .mmregs directive to use memory-mapped register names such as '%s'�Used $at without ".set noat"�Using ENTRY rather than CODE in export directive for %s�Using register names in OFFSET expressions is deprecated�VAX options: -d LENGTH ignored -J ignored -S ignored -t FILE ignored -T ignored -V ignored �VFP double precision register expected�VFP single precision register expected�VFP system register expected�VIP_BEGIN error:%s�VLIW packing constraint violation�VLIW packing used for -mno-pack�VMS options: -+ hash encode (don't truncate) names longer than 64 characters -H show new symbol after hash truncation �VMS options: -+ hash encode names longer than 31 characters -1 `const' handling compatible with gcc 1.x -H show new symbol after hash truncation -h NUM don't hash mixed-case names, and adjust case: 0 = upper, 2 = lower, 3 = preserve case -v"VERSION" code being assembled was produced by compiler "VERSION" �Value %ld too large for 8-bit PC-relative branch.�Value for ENTRY_FR must be in the range 12..21 �Value for ENTRY_GR must be in the range 3..18 �Value for ENTRY_SR must be 3 �Value for parameter `%s' of macro `%s' was already specified�Value not in 16 bit range: %ld�Value not in 16 bit signed range: %ld�Value not in 4 bit unsigned range: %ld�Value not in 5 bit unsigned range: %ld�Value not in 6 bit range: %ld�Value not in 6 bit unsigned range: %ld�Value not in 8 bit range: %ld�Value not in 8 bit signed range: %ld�Value out of 16-bit range.�Value truncated to 62 bits�Very short instr to option, ie you can't do it on a NULLstr�Virtual memory exhausted�Warning:�Warning: �Warning: duplicated register (r%d) in register list�Warning: register range not in ascending order�Wrong displacement %d�Wrong number of operands�Wrong numbers of operands in default, check ns32k-opcodes.h�Wrong register in floating-point reglist�Wrong register in register indirect mode.�Wrong size pointer register for architecture.�XScale accumulator register expected�Xtensa absolute literals option not supported; ignored�[0-9]H labels do not mix with dot-pseudos�[0-9]H labels may not appear alone on a line�[PC] index banned�[]index same as ()+register: unpredictable�[]index same as -()register: unpredictable�[no-]generics is deprecated; use [no-]transform instead�[no-]relax is deprecated; use [no-]transform instead�[tocv] symbol is not a toc symbol�`%%%s' not allowed with `%s%c'�`%s' can't be equated to common symbol '%s'�`%s' has undefined result�`%s' is already the alias of %s `%s'�`%s' is not a valid %s bit base/index expression�`%s' is not a valid base/index expression�`%s' is not a valid parameter qualifier for `%s' in macro `%s'�`%s' is not a valid segment register�`%s' is not supported in 64-bit mode�`%s' is not supported on `%s%s'�`%s' is only supported in 64-bit mode�`%s' operand %d must use `%%es' segment�`%s' symbol without preceding function�`%s' was already used as parameter (or another local) name�`&' serial number operator is not supported�`)' required�`,' required�`.abi 32' but command-line options do not specify 32-bit ABI�`.abi 64' but command-line options do not specify 64-bit ABI�`:' expected�`[%.*s]' taken to mean just `%.*s'�`af' must appear alone�`noreorder' must be set before `nomacro'�a bignum with underscores may not have more than 8 hex digits in any word�a bignum with underscores must have exactly 4 words�a register has no address�absolute expression required�absolute sections are not supported�address prohibits #�address prohibits ()�address prohibits ()+�address prohibits -()�address prohibits @�address prohibits []�address prohibits displacement length specifier�address prohibits register�address too high for vector table jmp/jsr�addressing mode not supported�alias = %s �alignment negative. 0 assumed.�alignment negative; 0 assumed�alignment not a power of 2�alignment padding (%lu bytes) not a multiple of %ld�alignment too large: %d assumed�alignment too large: %u assumed�alignment too large; assuming %d�alignment too large; assuming %ld�alignments greater than 32 bytes not supported in .text sections.�ambigious flags combination - '.profiler' directive ignored.�ambiguous operand size for `%s'�architecture bumped from "%s" to "%s" on "%s"�architecture not yet selected: defaulting to 68020�architecture of opcode conflicts with that of earlier instruction(s)�assemble Thumb code�assemble for big-endian�assemble for little-endian�assembly state not set for first frag in section %s�assuming all members of group `%s' are COMDAT�attempt to .org/.space backwards? (%ld)�attempt to .space/.bes backwards? (%ld)�attempt to allocate data in absolute section�attempt to allocate data in common section�attempt to branch into different segment�attempt to get value of unresolved symbol `%s'�attempt to move .org backwards�attempt to redefine pseudo-op `%s' ignored�attempt to redefine symbol�attempt to store value in absolute section�backward ref to unknown label "%d:"�bad .common segment %s�bad .fmask directive�bad .frame directive�bad .mask directive�bad .relax format�bad .reserve segment -- expected BSS segment�bad .uses format�bad .weakext directive�bad COFF debugging information�bad argument to syntax directive.�bad arguments to instruction�bad base register: must be r0�bad byte vector index (%ld)�bad call to MD_ATOF()�bad call to md_atof�bad char = '%c' �bad combined pmuls output operand�bad coprocessor id�bad defsym; format is --defsym name=value�bad escaped character in string�bad expression�bad expression used with @%s�bad floating literal: %s�bad floating-point constant: exponent overflow�bad floating-point constant: unknown error code=%d�bad format for ifc or ifnc�bad format of OPT NEST=depth�bad immediate value for half-word offset (%ld)�bad immediate value for offset (%ld)�bad instruction `%s'�bad instruction format�bad memory operand `%s'�bad opcode or operands�bad or irreducible absolute expression�bad or irreducible absolute expression; zero assumed�bad or missing co-processor number�bad or unhandled relocation type: 0x%02x�bad personality routine number�bad range in register list�bad register expression�bad register in []�bad register list�bad register list: %s�bad register name `%s'�bad register name: %s�bad register number: %s�bad register range�bad relaxation state�bad relocation fixup type (%d)�bad relocation type: 0x%02x�bad segment�bad starting register: r0 and r15 invalid�bad string constant�bad symbol suffix�bad/missing psr specifier�badly formed .dim directive�badly formed .dim directive ignored�badly formed .size directive�badly formed .weak directive ignored�base register expected�base register should not be in register list when written back�base register written back, and overlaps second destination register�bfd-target = %s �bfd_set_section_flags: %s�big endian mode is not supported�bignum invalid�bignum invalid; zero assumed�bignum truncated to %d bytes�bit-field extends past end of register�both insns for !gpdisp!%ld must be in the same section�bra or bsr with undefined symbol.�branch operand has odd offset (%lx) �branch out of range�branch prediction invalid on this opcode�branch target frequency must be greater than 0�branching or jumping to a loop end may trigger hardware errata�break outside of structured loop�byte displacement out of range�byte or halfword not valid for base register�call to md_convert_frag �call to md_convert_frag �call to md_estimate_size_before_relax �call to tc_aout_fix_to_chars �call tomd_estimate_size_before_relax �call/jmp target out of range (1)�call/jmp target out of range (2)�can not do %d byte pc-relative relocation�can not do %d byte relocation�can not resolve expression�can only load two consecutive registers�can only store two consecutive registers�can't []index a register, because it has no address�can't allocate ELF private section data: %s�can't close `%s'�can't create group: %s�can't create section %s�can't encode register '%%%s' in an instruction requiring REX prefix.�can't extend frag %u chars�can't find fixup pointed to by .uses�can't find opcode�can't find opcode �can't handle expression�can't handle generation of literal/labels yet�can't handle non absolute segment in `%s'�can't handle undefined OP TYPE�can't have relocation for ipush�can't mix positional and keyword arguments�can't open `%s' for writing�can't open a bfd on stdout %s�can't open list file: %s�can't parse register list�can't predecrement�can't resolve `%s' {%s section} - `%s' {%s section}�can't resolve value for symbol `%s'�can't set section flags for section %s�can't start writing .mdebug section: %s�can't use COBR format with external label�can't use R0 here�can't use high part of register in operand %d�can't use register '%%%s' as operand %d in '%s'.�cannot assemble into a literal fragment�cannot both predecrement and postincrement�cannot branch to odd address�cannot combine index with option�cannot combine pre- and post-indexing�cannot decode instruction format�cannot define symbol `%s' in absolute section�cannot do %s %u byte relocation�cannot do %u byte pc-relative relocation�cannot emit PC relative %s relocation�cannot emit PC relative %s relocation against %s�cannot encode opcode�cannot encode opcode "%s"�cannot encode opcode "%s" in the given format "%s"�cannot generate relocation type for symbol %s, code %s�cannot honor width suffix -- `%s'�cannot represent %s relocation in this object file format�cannot represent `%s' relocation in object file�cannot represent relocation type %s�cannot represent subtraction with an offset�cannot set literal_prefix inside literal fragment�cannot use post-indexing with PC-relative addressing�cannot use post-indexing with this instruction�cannot use register index with PC-relative addressing�cannot use register index with this instruction�cannot use writeback with PC-relative addressing�cannot use writeback with this instruction�cannot write to output file�canonical = %s �character constant too large�character following name is not '#'�cmpu doesn't support condition code %s�co-processor offset out of range�co-processor register expected�code is ATPCS conformant�code uses 26-bit program counter�code uses 32-bit program counter�comma missing in .xstabs�condition not followed by conditionalizable insn�condition required�conditional branch out of range�conditional infixes are deprecated in unified syntax�confusing relocation expressions�confusion in formal parameters�constant expression expected�constant expression or register list expected�constant expression required�constant out of 8-bit range: %d�constant too big to fit into instruction�constant value required�control register expected, but saw '%.6s'�convert_frag �could not create section %s�could not set architecture and machine�could not skip to %ld in file `%s'�could not update architecture and machine�could not write .mdebug section: %s�couldn't find a valid instruction format�cpu-type = %s �cr%ld is a reserved control register�ctoff() relocation used on an instruction which does not support it�dangerous MULS/MULU location; give it higher alignment�data item with alignment larger than location�dest and source1 must be the same register�dest must overlap one source register�destination operand must be 16 bit register�destination operand must be 16bit absolute address�destination operand must be 8 bit register�destination register is same for parallel insns�destination register must be r1�destination register same as write-back base�detected global register use not covered by .register pseudo-op�directive %s cannot be negated�directive .big encountered when option -big required�directive .little encountered when option -little required�directive LOC from within a BSPEC/ESPEC pair is not supported�directive LOCAL must be placed in code or data�directives are not valid inside bundles�displacement overflows 12-bit field�displacement overflows 8-bit field�displacement to defined symbol %s overflows 12-bit field�displacement to defined symbol %s overflows 8-bit field�displacement to undefined symbol %s overflows 12-bit field�displacement to undefined symbol %s overflows 8-bit field �displacement too large (%d)�displacement too large for this architecture; needs 68020 or higher�division by zero�division by zero when setting `%s'�dla used to load 32-bit register�does not match begin %s%s at %s:%d�dsp immediate shift value not constant�dupicate .handlerdata directive�duplicate !tlsgd!%ld�duplicate !tlsldm!%ld�duplicate "else"�duplicate .personality directive�duplicate .personalityindex directive�duplicate datalabel operator ignored�duplicated psr bit specifier�else without matching if�empty label field for IS�empty symbol name in .def; ignored�emulations not handled in this configuration�end of file after a one-character quote; \0 inserted�end of file in comment�end of file in comment; newline inserted�end of file in escape character�end of file in multiline comment�end of file in string; '%c' inserted�end of file inside conditional�end of file not at end of a line; newline inserted�end of macro inside conditional�endf without for�endi without matching if�ending register must be r15�endw without while�entity size for SHF_MERGE not specified�entry instruction with non-constant decrement�entry instruction with stack decrement < 16�error closing list file: %s�error constructing %s pseudo-op table: %s�error setting flags for "%s": %s�error setting flags for ".sbss": %s�estimate size �estimate_size_before_relax called�even register number required�even register required�excess operands to %s�excess operands: '%s'�expected #constant�expected %c�expected , <constant>�expected .L, .W or .B for register in indexed addressing mode�expected 0 or 1�expected <nn>�expected <offset>, <opcode>�expected <reg>, <reg>�expected <tag> , <value>�expected @(exp, reg16)�expected EP register�expected `$'�expected address expression�expected alignment after size�expected closing paren�expected comma�expected comma after "%s"�expected comma after name "%s"�expected comma after name `%s' in .size directive�expected comma after name in .symver�expected comma or colon after symbol name; rest of line ignored�expected fill pattern missing�expected numeric constant�expected quoted string�expected register�expected register list�expected simple number�expected symbol name�expected valid addressing mode for mova: "@(disp, ea.sz),ERn"�expecting )�expecting `)' after scale factor in `%s'�expecting `,' or `)' after base register in `%s'�expecting `,' or `)' after index register in `%s'�expecting index register or scale factor after `,'; got '%c'�expecting mnemonic; got nothing�expecting operand after ','; got nothing�expecting operand before ','; got nothing�expecting prefix; got nothing�expecting scale factor of 1, 2, 4, or 8: got `%s'�expecting string instruction after `%s'�expr.c(operand): bad atof_generic return val %d�expression doesn't fit in BYTE�expression doesn't fit in WORD�expression out of range�expression out of range: defaulting to 0�expression out of range: defaulting to 1�expression syntax error�expression too complex�extended instruction in delay slot�extended operand requested but not required�extra .LABEL arguments ignored.�extra closing brace�extra colon�extra comma�extra opening brace�failed for %d �failed general register sanity check.�failed regnum sanity check.�failed sanity check�failed sanity check.�failed sanity check: long_jump�failed sanity check: short_jump�failed special case insn sanity check�failed to read instruction table %s �failed to set up debugging information: %s�fake .file after real one�fall through frequency must be greater than 0�field fx_size too small to hold %d�field size must be 16 when value is relocatable�field value "%s" too complex for a bitfield�field value truncated�field width "%s" too complex for a bitfield�field width %lu too big to fit in %d bytes: truncated to %d bits�file not found: %s�file number %ld already allocated�file number less than one�filename goes over one page boundary�first destination register must be even�first register must be r4�fixes not all moved from %s�flag for {c}psr instruction expected�floating point args are in fp regs�floating point constant too large�floating point number invalid�floating point number invalid; zero assumed�format '%s' allows %d slots, but there are %d opcodes�format = %s �format names only valid inside bundles�found %d operands for '%s': Expected %d�found too many (%d) operands for '%s': Expected %d�fpu (68040, 68060 or 68881/68882)�fr_var %lu < length %d�fr_var (%ld) < length (%d)�frame reg expected, using $%d.�garbage after index spec ignored�garbage at end of line�garbage following instruction�generate PIC code�get_expanded_loop_offset: invalid opcode�group name for SHF_GROUP not specified�handerdata in cantunwind frame�hard-float conflicts with specified fpu�here is the "else" of the unterminated conditional�here is the previous "else"�here is the previous "if"�here is the start of the unterminated conditional�high bits set in register list expression�i860_convert_frag �i860_estimate_size_before_relax �iWMMXt control register expected�iWMMXt data or control register expected�iWMMXt data register expected�iWMMXt scalar register expected�identifier+constant@%s means identifier@%s+constant�identifier+constant@got means identifier@got+constant�if writeback register is in list, it must be the lowest reg in the list�ignoring attempt to redefine built-in register '%s'�ignoring attempt to undefine built-in register '%s'�ignoring bad alignment�ignoring changed section attributes for %s�ignoring changed section entity size for %s�ignoring changed section type for %s�ignoring extra '-rename-section' delimiter ':'�ignoring fill value in absolute section�ignoring incorrect section type for %s�ignoring invalid '-rename-section' specification: '%s'�ignoring operands: %s �ignoring redefinition of register alias '%s'�ignoring unrecognized .endian type `%s'�iif convert internal pcrel/binary�iif convert internal pcrel/pointer�illegal %srelocation size: %d�illegal .stab%c directive, bad character�illegal .stabx expression; zero assumed�illegal double indirection�illegal expression�illegal literal�illegal opcode %s for mcu %s�illegal operand�illegal operand - register name found where none expected�illegal operands�illegal range of target hardware versions�illegal register after @�illegal register after @-�illegal register included in list�illegal resource usage in bundle�immediate 1 or 2 expected�immediate expression requires a # prefix�immediate is not a power of two�immediate must be 1 or 2�immediate operand illegal with absolute jump�immediate operand is too large�immediate value out of range�improper number of operands. expecting %d, got %d�inappropriate arguments for opcode `%s'�incorrect condition in IT block�incorrect register in reglist�incorrect register number, ignoring�index register overlaps destination register�indirect %s without `*'�inserting "%s" into %s alias hash table failed: %s�inserting "%s" into %s name hash table failed: %s�inserting "%s" into string hash table: %s�inserting "%s" into symbol table failed: %s�inserting "%s" into tag hash table: %s�insn can't be combined with parallel processing insn�insn cannot be combined with non-nopx�insn cannot be combined with non-nopy�insn cannot be combined with pmuls�instruction %s requires %d operand(s)�instruction '%s' cannot be executed in parallel.�instruction '%s' is for the M32R2 only�instruction '%s' is for the M32RX only�instruction address is not a multiple of 16�instruction address is not a multiple of 2�instruction address is not a multiple of 4�instruction cannot be conditional�instruction does not accept preindexed addressing�instruction does not accept scaled register index�instruction does not accept this addressing mode�instruction does not accept unindexed addressing�instruction does not allow shifted index�instruction does not support unindexed addressing�instruction does not support writeback�instruction not allowed: %s�instruction not supported in Thumb16 mode�instruction requires label�instruction requires label or value in range -511:512�instruction requires label sans '$'�instruction requires shifted index�instruction sequence (write a0, branch, retw) may trigger hardware errata�instruction with constant operands does not fit�instructions write to the same destination register.�internal Error, line %d, %s�internal confusion: relocation in a section without contents�internal error: bad mips16 opcode: %s %s �internal error: can't export reloc type %d (`%s')�internal error: can't hash `%s': %s �internal error: can't hash macro `%s': %s�internal error: can't hash opcode `%s': %s�internal error: can't install fix for reloc type %d (`%s')�internal error: fixup not contained within frag�internal error: lookup/get operands failed�internal error: losing opcode: `%s' "%s" �internal error: relaxation failed�internal error: relaxation requires too many steps�internal error: reloc %d (`%s') not supported by object file format�internal error: unknown dwarf2 format�internal error: unknown option name '%s'�internal error? cannot generate `%s' relocation�internal failure in parse_register_list�internal inconsistency in %s: bdap.w with no symbol�internal inconsistency in %s: bdapq no symbol�internal inconsistency problem in %s: %lx�internal inconsistency problem in %s: ext. insn %04lx�internal inconsistency problem in %s: fr_subtype %d�internal inconsistency problem in %s: fr_symbol %lx�internal inconsistency problem in %s: insn %04lx�internal inconsistency problem in %s: resolved symbol�internal relocation (type: IMMEDIATE) not fixed up�internal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to section�internal: GREG expression not resolved to section�internal: bad mips opcode (bits 0x%lx undefined): %s %s�internal: bad mips opcode (mask error): %s %s�internal: bad mips opcode (unknown extension operand type `+%c'): %s %s�internal: bad mips opcode (unknown operand type `%c'): %s %s�internal: can't hash `%s': %s�internal: mmix_prefix_name but empty prefix�internal: unexpected relax type %d:%d�internal: unhandled label %s�internal_relocation (type: OFFSET_IMM) not fixed up�invalid <arch> in --march=<arch>: %s�invalid BSPEC expression�invalid FPA immediate expression�invalid Hi register with immediate�invalid LOC expression�invalid PIC reference�invalid abi -mabi=%s�invalid architectural extension�invalid architecture %s�invalid architecture -A%s�invalid architecture -xarch=%s�invalid architecture -z%s�invalid architecture option -m%s, ignored�invalid attempt to declare external version name as default in symbol `%s'�invalid base register for register offset�invalid branch operand�invalid byte branch offset�invalid char %s beginning operand %d `%s'�invalid character %s before operand %d�invalid character %s in mnemonic�invalid character %s in operand %d�invalid characters in input�invalid condition code '%s'�invalid condition code name�invalid constant�invalid constant (%lx) after fixup�invalid control register name�invalid coprocessor sub-selection value (0-7)�invalid default displacement size "%s". Defaulting to %d.�invalid empty loop�invalid expression evaluation type %d�invalid expression for operand %d on '%s'�invalid expression for operand %i of '%s'�invalid expression in load/store multiple�invalid expression in operand�invalid flag '%s'�invalid flag combination on section %s�invalid identifier for ".ifdef"�invalid immediate�invalid immediate for address calculation (value = 0x%08lX)�invalid immediate for stack address calculation�invalid immediate: %ld is too large�invalid index register�invalid index size for coldfire�invalid indirect register size�invalid instruction for this architecture; needs �invalid instruction size selected (%d)�invalid last instruction for a zero-overhead loop�invalid listing option `%c'�invalid literal constant: pool needs to be closer�invalid machine `%s'�invalid merge entity size�invalid movx address register�invalid movx dsp register�invalid movy address register�invalid movy dsp register�invalid number�invalid offset, target not word aligned (0x%08lX)�invalid offset, value too big (0x%08lX)�invalid opcode�invalid opcode, "%s".�invalid operand�invalid operand %d on '%s'�invalid operand for '%s' ('%s' unexpected)�invalid operand in ldm�invalid operand in stm�invalid operand mode for this architecture; needs 68020 or higher�invalid operand of ()+�invalid operand of -()�invalid operand of S^#�invalid operand size requested�invalid operand suffix�invalid operand to .code directive (%d) (expecting 16 or 32)�invalid operand to opcode %s: `%s'�invalid operand, not a 10-bit signed value: %d�invalid operand, not a 11-bit signed value: %d�invalid operand, not a 12-bit signed value: %d�invalid operand, not a 13-bit signed value: %d�invalid operand, not a 16-bit signed value: %d�invalid operand, not a 5-bit unsigned value: %d�invalid operand, not a 6-bit signed value: %d�invalid operand, not a 6-bit unsigned value: %d�invalid operand, not a multiple of 32: %d�invalid operand, not a multiple of 4: %d�invalid operand, not a multiple of 8: %d�invalid operand, not an 16-bit unsigned value: %d�invalid operand, not an even value: %d�invalid operand: expression in PT target�invalid operands�invalid operands for opcode�invalid operands to %s�invalid operands to opcode %s: `%s'�invalid pseudo operation�invalid register '%s' for '%s' instruction�invalid register in & expression�invalid register list�invalid register list to push/pop instruction�invalid register mask�invalid register name�invalid register number (%d)�invalid register number (%ld) for '%s'�invalid register number (%ld) for '%s' instruction�invalid register: r15 illegal�invalid relaxation fragment result�invalid relocation�invalid relocation for '%s' instruction�invalid relocation for field�invalid relocation for instruction�invalid relocation for operand %d of '%s'�invalid relocation for operand %i of '%s'�invalid relocation in instruction slot %i�invalid rotation�invalid scale factor�invalid section for operation on `%s'�invalid section for operation on `%s' setting `%s'�invalid sections for operation on `%s' and `%s'�invalid sections for operation on `%s' and `%s' setting `%s'�invalid segment "%s"�invalid shift�invalid shift value: %ld�invalid smc expression�invalid subtract operand�invalid swi expression�invalid switch -m%s�invalid symbolic operand %d on '%s'�invalid syntax for .req directive�invalid syntax for .unreq directive�invalid system register name�invalid target hardware version�invalid unextended operand value�invalid unwind opcode�is_stmt value not 0 or 1�isa number less than zero�jump address range overflow (0x%lx)�jump to misaligned address (0x%lx)�junk `%s' after expression�junk `%s' after register�junk at end of line, first unrecognized character is `%c'�junk at end of line, first unrecognized character valued 0x%x�junk at end of line: `%s'�la used to load 64-bit address�label "$%d" redefined�label "%d$" redefined�labels are not valid inside bundles�last register must be r7�left operand is a bignum; integer 0 assumed�left operand is a float; integer 0 assumed�length not needed�line %d: rep or repi must include at least 4 instructions�line %d: unable to place address of symbol '%s' into a byte�line %d: unable to place address of symbol '%s' into a quad�line %d: unable to place address of symbol '%s' into a short�line %d: unable to place value %lx into a byte�line %d: unable to place value %lx into a short�line %d: unknown relocation type: 0x%x�line number (%d) for .stab%c directive cannot fit in index field (20 bits)�line numbers must be positive; line number %d rejected�literal pool insertion failed�literal pool location required for text-section-literals; specify with .literal_position�literal pool overflow�literal referenced across section boundary�lk addressing modes are invalid for memory-mapped register addressing�lo register required�lo() relocation used on an instruction which does not support it�local label `%s' is not defined�long jump required�loop containing less than three instructions may trigger hardware errata�loop end too close to another loop end may trigger hardware errata�loop target does not follow loop instruction in section�loop too long for LOOP instruction�lower 16 bits of mask ignored�lui expression not in range 0..65535�macro requires $at register while noat in effect�macro requires $at while $at in use�macros nested too deeply�md_apply_fix: unknown r_type 0x%x �md_convert_frag �md_estimate_size_before_relax �md_pcrel_from �misaligned BLX destination�misaligned branch destination�misaligned data�misaligned offset�mismatch between opcode size and operand size�mismatch between register and suffix�mismatched .eb�misplaced .procend�misplaced PIC operand�missing '%c'�missing ']'�missing .end�missing .end at end of assembly�missing .end or .bend at end of file�missing .func�missing .proc�missing =�missing CPS flags�missing `)'�missing `)' after formals in macro definition `%s'�missing `}'�missing alignment�missing architectural extension�missing architecture name `%s'�missing argument�missing argument separator ',' for .cpsetup�missing class�missing close quote; (assumed)�missing closing `%c'�missing closing brace�missing comma�missing comma after insn constant �missing comma or colon�missing condition code in structured control directive�missing cpu architecture�missing cpu name `%s'�missing do�missing emulation mode name�missing expression�missing expression in .size directive�missing label�missing local expression�missing model parameter�missing name�missing opcode�missing operand�missing operand; zero assumed�missing or invalid displacement expression `%s' taken as 0�missing or invalid immediate expression `%s' taken as 0�missing real symbol name�missing rename string�missing rotation field after comma�missing separator�missing size�missing size expression�missing string�missing symbol name�missing then�missing to or downto�missing type�missing value�missing version name in `%s' for symbol `%s'�mmu (68030 or 68851)�more than 65K literal pools�multiple branches or jumps in the same bundle�multiple condition specifications�multiple emulation names specified�multiple formats specified for one bundle; using '%s'�multiple literals in expansion�multiple movx specifications�multiple movy specifications�multiple parallel processing specifications�multiple sections remapped to output section %s�multiple versions [`%s'|`%s'] for symbol `%s'�must be @(r0,...)�must branch to an address a multiple of 4�negative alignment�negative size�negative value ignored in %s�nested .bs blocks�nested .ent directives�new line in title�next outside of structured loop�no '(' to match ')'�no '[' to match ']'�no current file pointer�no file name following -t option�no hppa_fixup entry for fixup type 0x%x�no instruction mnemonic suffix given and no register operands; can't size instruction�no instruction mnemonic suffix given; can't determine immediate size�no instruction mnemonic suffix given; can't determine immediate size %x %c�no matching ColdFire architectures found�no registered fragment for literal�no sequence number after !%s�no such architecture modifier: `%s'�no such architecture: `%s'�no such instruction: `%s'�no such sfr in this architecture�no suitable GREG definition for operands�no tag specified for %s�no way to handle .file within .ent/.end section�non-absolute expression in constant field�non-absolute value used with .space/.bes�non-constant byte count�non-constant expression in ".elseif" statement�non-constant expression in ".if" statement�non-contiguous register range�non-immediate OPF operand, ignored�non-pc-relative relocation for pc-relative field�not a 16 bit instruction '%s'�not enough operands (%d) for '%s'; expected %d�number must be less than %d�number of literal tokens != 1�number of registers must be in the range [1:4]�odd address operand: %ld�odd displacement at %x�odd distance branch (0x%lx bytes)�odd number of bytes in operand description�offset must be zero in ARM encoding�offset not a multiple of 4�offset out of range�offset too large�only 1 or 2 immediate operands are allowed�only constant expression allowed�only constant offsets supported in absolute section�only lo regs allowed with immediate�only r15 allowed here�only two consecutive VFP SP registers allowed here�opcode 'NOP.N' unavailable in this configuration�opcode `%s' not supported for target %s�opcode has no effect�opcode not supported on this processor�opcode not supported on this processor: %s (%s)�opcode not valid for this cpu variant�opcode-specific %s relocation used outside an instruction�opcodes '%s' (slot %d) and '%s' (slot %d) both have volatile queue accesses�opcodes '%s' (slot %d) and '%s' (slot %d) write the same queue�opcodes '%s' (slot %d) and '%s' (slot %d) write the same register�opcodes '%s' (slot %d) and '%s' (slot %d) write the same state�open CFI at the end of file; missing .cfi_endproc directive�operand�operand %d of '%s' has invalid value '%u'�operand %d of '%s' has out of range value '%u'�operand %s0x%lx out of range.�operand is not an immediate�operand must be a constant�operand must be a multiple of 2�operand must be a multiple of 4�operand must be absolute in range %u..%u, not %ld�operand not a multiple of 4 for PT, PTA or PTB: %d�operand number mismatch�operand out of range�operand out of range for PT, PTA and PTB�operand out of range, instruction expanded�operand out of range: %ld�operand out of range: %lu�operand overflow�operand value out of range for instruction�operand/size mis-match�operands for opcode `%s' do not match any valid format�operands mismatch�operands were not reducible at assembly-time�operation combines symbols in different segments�option --link-relax is only supported in b.out format�option `%s' may not be negated�option `%s' not recognized�option `-%c%s' is deprecated: %s�options for 68851 and no-68851 both given�options for 68881 and no-68881 both given�out of memory�out of range�overflow in branch to %s; converted into longer instruction sequence�overflow in literal (.lit8) table�overflow in literal (.lita) table�p2align not supported on this target�packing conflict: %s must dispatch sequentially�parallel�partial line at end of file ignored�pc may not be used with write-back�pc-relative�pcrel for branch to %s too far (0x%lx)�pcrel for loopt too far (0x%lx)�pcrel for lrw/jmpi/jsri to %s too far (0x%lx)�pcrel too far�personality routine specified for cantunwind frame�pointer register (X, Y or Z) required�pointer register (Y or Z) required�pointer register Z required�polymorphs are not enabled. Use -mP option to enable.�post-indexed expression used in preload instruction�prefer-const16 conflicts with prefer-l32r�prefer-l32r conflicts with prefer-const16�previous CFI entry not closed (missing .cfi_endproc)�previous movx requires nopy�previous movy requires nopx�profiling in absolute section? Hm...�pseudo-op illegal within .struct/.union�push/pop do not support {reglist}^�r14 not allowed as first register when second register is omitted�r14 not allowed here�r15 based store not allowed�r15 not allowed here�r2 should not be used in indexed addressing mode�rd and rm should be different in mla�rd and rm should be different in mul�rdhi and rdlo must be different�rdhi, rdlo and rm must all be different�re-entrant code�redefinition of global register�redefinition of mcu type %s' to %s'�redefinition of mcu type `%s' to `%s'�redundant %s prefix�reg-reg expected�register expected�register expected, but saw '%.6s'�register is wrong size for a word %s�register is wrong size for address %s�register list not in ascending order�register must be either sp or set by a previousunwind_movsp directive�register name or number from 0 to 31 required�register number above 15 required�register number out of range�register r%d out of range�register r0 cannot be used here�register r16-r23 required�register r24, r26, r28 or r30 required�register range not in ascending order�register rh%d out of range�register rl%d out of range�register rq%d does not exist�register rq%d out of range�register rr%d does not exist�register rr%d out of range�register save offset not a multiple of %u�register section has contents �register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}�register value used as expression�registers may not be the same�rel31 relocation overflow�relative address out of range�relative call out of range�relative jump out of range�relaxed out-of-range branch into a jump�reloc %d not supported by object file format�relocated field and relocation type differ in signedness�relocation not applicable�relocation out of range�relocation overflow�repeat < 0; .fill ignored�resource conflict (A%d)�resource conflict (C flag)�resource conflict (F flag)�resource conflict (PSW)�resource conflict (R%d)�rest of line ignored; first ignored character is `%c'�restore without save�returned from mips_ip(%s) insn_opcode = 0x%x �right operand is a bignum; integer 0 assumed�right operand is a float; integer 0 assumed�ror #imm not supported�rotation can only be 0, 8, 16, or 24�rva without symbol�same type of prefix used twice�scale factor invalid on this architecture; needs cpu32 or 68020 or higher�scale factor of %d without an index register�sdaoff() relocation used on an instruction which does not support it�second .ent directive found before .end directive�second operand missing�second operand must be 1�second operand of .insn not a constant �second register should follow dash in register list�section %s renamed multiple times�section `%s' aliased to `%s' is not used�section alignment must be >= 4 bytes to check MULS/MULU safeness�section change from within a BSPEC/ESPEC pair is not supported�section symbols are already global�seek to end of .incbin file failed `%s'�segment override on `%s' is ineffectual�selected processor does not support ARM opcodes�selected processor does not support THUMB opcodes�selected processor does not support `%s'�sequence number in use for !tlsgd!%ld�sequence number in use for !tlsldm!%ld�sequential�set: number not in -2147483648..4294967295 range�set: number not in 0..4294967295 range�setsw: number not in -2147483648..4294967295 range�setting incorrect section attributes for %s�setting incorrect section type for %s�setx: illegal temporary register g0�setx: temporary register same as destination register�shift by register not allowed in thumb mode�shift expression expected�shift expression is too large�shift must be constant�shift out of range�short branch with zero offset: use :w�should have 1 or 2 operands�should have two operands�signed .word overflow; switch may be too large; %ld at 0x%lx�size (%ld) out of range, ignored�size negative; .fill ignored�size of "%s" is already %ld; not changing to %ld�skip (%ld) or count (%ld) invalid for file size (%ld)�skipping prefixes on this instruction�skipping two-word instruction�some symbol undefined; zero assumed�source operand must be 16bit absolute address�source operand must be 8 bit register�source register must be r1�source register same as write-back base�source1 and dest must be same register�space allocation too complex in absolute section�space allocation too complex in common section�sparc convert_frag �special left instruction `%s' kills instruction `%s' in right container�specified location wasn't TETRA-aligned�spurious operands; (%d operands/instruction max)�stack increment must be multiple of 4�stand-alone `%s' prefix�start address not supported�strange paper height, set to no form�stray `\'�string too big (%lu bytes)�strings must be placed into a section�suffix or operands invalid for `%s'�support ARM/Thumb interworking�symbol "%s" undefined; zero assumed�symbol `%s' aliased to `%s' is not used�symbol `%s' already defined�symbol `%s' can not be both weak and common�symbol `%s' is already defined�symbol `%s' is already defined as "%s"/%s%ld�symbol definition loop encountered at `%s'�symbol in .toc does not match any .tc�symbol%d�symbols assigned with .eval must begin with a letter�syntax error�syntax error in .startof. or .sizeof.�syntax error in @(disp,[Rn, gbr, pc])�syntax error in @(r0,...)�syntax error in @(r0...)�syntax error in structured control directive�syntax error: condition code not expected�syntax error: expected `]', found `%c'�syntax error: invalid toc specifier `%s'�syntax error: register not expected�syntax error: system register not expected�syntax error: value is missing before the register name�syntax error; ')' not allowed here�syntax error; expected ,�syntax error; found `%c' but expected `%c'�syntax error; missing '(' after displacement�syntax error; missing ')' after base register�system registers cannot be included in list�tag not found for .tag %s�target of %s instruction must be a label�tdaoff() relocation used on an instruction which does not support it�text label `%s' aligned to odd boundary�the only suffix valid here is '(plt)'�the type of %s is too complex; it will be simplified�there are no unsigned pc-relative relocations�this addressing mode is not applicable for destination operand�this addressing mode requires base-register writeback�this instruction does not support indexing�this instruction requires a post-indexed address�this instruction will not write back the base register�this instruction will write back the base register�this string may not contain '\0'�thumb conditional instrunction not in IT block�too few operands�too many !literal!%ld for %s�too many .dim entries�too many .size entries�too many GREG registers allocated (max %d)�too many arguments�too many fixups�too many lda insns for !gpdisp!%ld�too many ldah insns for !gpdisp!%ld�too many lituse insns for !lituse_tlsgd!%ld�too many lituse insns for !lituse_tlsldm!%ld�too many memory references for '%s'�too many memory references for `%s'�too many operands�too many operands (%d) for '%s'; expected %d�too many operands in instruction�too many operands: %s�too many positional arguments�too many sections�too many st_End's�too many unwind opcodes�too many unwind opcodes for personality routine 0�translating bgeni to movi�translating bmaski to movi�translating mgeni to movi�translating to `%s %%%s'�translating to `%s %%%s,%%%s'�translating to `%sp'�trap exception not supported at ISA 1�truncated file `%s', %ld of %ld bytes read�two .function pseudo-ops with no intervening .ef�type %d reloc done? �unable to compute ADRL instructions for PC offset of 0x%lx�unable to widen instruction�unaligned branch target: %d bytes at 0x%lx�unaligned data at an absolute location is not supported�unaligned entry instruction�unaligned loop: %d bytes at 0x%lx�unaligned register�unassigned file number %ld�unbalanced brackets in operand %d.�unbalanced parenthesis in operand %d.�undecodable fix�undecodable instruction in instruction frag�undefined combination of operands�undefined local label `%s'�undefined symbol %s used as an immediate value�undefined symbol `%s' in operation�undefined symbol `%s' in operation setting `%s'�undefined symbol for opcode "%s"�unexpected .unwind_movsp directive�unexpected 12-bit reloc type�unexpected 18-bit reloc type�unexpected end of file in irp or irpc�unexpected end of file in macro `%s' definition�unexpected fix�unexpected storage class %d�unhandled %d �unhandled local relocation fix %s�unhandled relocation type %s�unhandled: .proc %s,%d�unimplemented opcode "%s"�unimplemented segment %s in operand�unindexed addressing used in preload instruction�unknown�unknown .loc sub-directive `%s'�unknown EABI `%s' �unknown ISA level %s�unknown ISA or architecture %s�unknown MCU: %s �unknown addressing mode %s�unknown addressing mode for operand %s�unknown architectural extnsion `%s'�unknown architecture %s�unknown architecture `%s' �unknown argument for .usepv�unknown condition code: %s�unknown constraint `%c'�unknown cpu `%s'�unknown directive�unknown escape '\%c' in string; ignored�unknown execution type passed to write_2_short()�unknown expression in operand %s�unknown expression in operand %s. use #llo() #lhi() #hlo() #hhi() �unknown floating point abi `%s' �unknown floating point format `%s' �unknown floating type type '%c'�unknown instruction '%s'�unknown interrupt %s�unknown opcode�unknown opcode "%s"�unknown opcode %s�unknown opcode `%s'�unknown opcode or format name '%s'�unknown opcode1: `%s'�unknown opcode2 `%s'.�unknown opcode: %s�unknown opcode: `%s'�unknown operand %s�unknown operand shift: %x �unknown operand to .arch�unknown operator %s�unknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?�unknown operator (r%s substituded as a register name�unknown procedure kind�unknown profiling flag - ignored.�unknown pseudo-op: `%s'�unknown register '%s' -- .req ignored�unknown register alias '%s'�unknown relocation (%u)�unknown section attribute '%c'�unknown/incorrect operand�unmatched '['�unmatched end directive�unrecognised cpu type '%s'�unrecognized .linkonce type `%s'�unrecognized .section attribute: want a,w,x,M,S,G,T�unrecognized CPS flag�unrecognized architecture specification `%s'�unrecognized characters at end of parallel processing insn�unrecognized default cpu `%s' ???�unrecognized emulation name `%s'�unrecognized fopt option�unrecognized opcode�unrecognized option -%c%s�unrecognized relocation suffix�unrecognized section attribute�unrecognized section command `%s'�unrecognized section type�unrecognized section type `%s'�unrecognized symbol type "%s"�unrecognized syntax mode "%s"�unresolvable or nonpositive repeat count; using 1�unresolved expression that must be resolved�unresolved loop target symbol: %s�unshifted register required�unsupported BFD relocation size %u�unsupported PC relative reference to different section�unsupported byte value; use a different suffix�unsupported large constant�unsupported operands to %s: `%s'�unsupported relocation�unsupported relocation against %s�unsupported relocation for DS offset field�unsupported relocation type�unsupported section attribute '%c'�unsupported variable size or fill value�unterminated string�unterminated string; newline inserted�until without repeat�unwind opcode too long�use -march=armv2�use -march=armv2a�use -march=armv3�use -march=armv3m�use -march=armv4�use -march=armv4t�use -march=armv5�use -march=armv5t�use -march=armv5te�use -mcpu=all�use -mcpu=arm1�use -mcpu=arm2�use -mcpu=arm250�use -mcpu=arm3�use -mcpu=arm6�use -mcpu=arm600�use -mcpu=arm610�use -mcpu=arm620�use -mcpu=arm7�use -mcpu=arm70�use -mcpu=arm700�use -mcpu=arm700i�use -mcpu=arm710�use -mcpu=arm7100�use -mcpu=arm710c�use -mcpu=arm710t�use -mcpu=arm720�use -mcpu=arm720t�use -mcpu=arm740t�use -mcpu=arm7500�use -mcpu=arm7500fe�use -mcpu=arm7d�use -mcpu=arm7di�use -mcpu=arm7dm�use -mcpu=arm7dmi�use -mcpu=arm7m�use -mcpu=arm7tdmi�use -mcpu=arm8�use -mcpu=arm810�use -mcpu=arm9�use -mcpu=arm920�use -mcpu=arm940�use -mcpu=arm9tdmi�use -mcpu=iwmmxt�use -mcpu=strongarm�use -mcpu=strongarm110�use -mcpu=strongarm1100�use -mcpu=strongarm1110�use -mcpu=xscale�use -mfpu=fpa10�use -mfpu=fpa11�use -mfpu=fpe�use .code16 to ensure correct addressing mode�use either -mfpu=softfpa or -mfpu=softvfp�use frame pointer�use of old and new-style options to set CPU type�use of old and new-style options to set FPU type�use of r15 in blx in ARM mode is not really useful�use of r15 in bx in ARM mode is not really useful�use of r15 in bxj is not really useful�use stack size checking�used $at without ".set noat"�using `%%%s' instead of `%%%s' due to `%c' suffix�using a bit field width of zero�valid endian specifiers are be or le�value %d out of range. Use #lo() or #hi()�value 0x%lx truncated to 0x%lx�value of %ld out of byte displacement range.�value of %ld out of double word displacement range.�value of %ld out of word displacement range.�value of %s too large for field of %d bytes at %s�value out of range�value out of range: %d�value stored for r%d is UNPREDICTABLE�value too large to fit in %d bits�virtual memory exhausted�warning: symbol %s has no csect�width suffixes are invalid in ARM mode -- `%s'�word of NOPs added between word multiply and 16-bit multiply�word of NOPs added between word multiply and load�writeback of base register is UNPREDICTABLE�writeback of base register when in register list is UNPREDICTABLE�writeback used in preload instruction�writing or modifying # is unpredictable�wrong number of operands�wrong register in floating-point reglist�xtensa-isa failure: %s�you can't `pop %%cs'�zdaoff() relocation used on an instruction which does not support it�zero assumed for missing expression�zero used as immediate value�{standard input}�Project-Id-Version: gas 2.16.93 Report-Msgid-Bugs-To: POT-Creation-Date: 2005-10-25 08:41+0930 PO-Revision-Date: 2006-05-26 15:10-0500 Last-Translator: Cristian Othón Martínez Vera <cfuga@itam.mx> Language-Team: Spanish <es@li.org> MIME-Version: 1.0 Content-Type: text/plain; charset=ISO-8859-1 Content-Transfer-Encoding: 8-bit � [por defecto es %d] � [por defecto es %s] � %s � � especifica la variante de la arquitectura 960 -b agrega código para recolectar estadísticas sobre las ramificaciones tomadas -link-relax preserva las directivas de alineación individuales del enlazador so se puede relajar (sólo en el formato b.out) -no-relax no alterar las instrucciones comparar-y-ramificar para desubicaciones largas � especifica la variante de la arquitectura SPARC -bump avisa cuando el ensamblador cambia entre arquitecturas -sparc se ignora --enforce-aligned-data fuerza .long, etc., a ser alineados correctamente -relax relaja saltos y ramificaciones (por defecto) -no-relax evita cambiar cualquier salto y ramificación � Opciones D30V: -O Hacer adjacentes las instrucciones paralelas short si es posible. -n Avisar sobre todos los NOPs insertados por el ensamblador. -N Avisar sobre los NOPs insertados después de los múltiplos de word. -c Avisar sobre los símbolos cuyos nombres coincidan con nombres de registros. -C Opuesto de -C. -c es por defecto. � que violan las restricciones � que violan las restricciones � paralelas pueden violar restricciones � que pueden violar las restricciones � Los registros no necesitarán ningún prefijo. � Los registros requerirán un prefijo `$'. � emula la salida (por defecto %s) � Graba el tipo de cpu � -V muestra el número de versión del ensamblador -Qy, -Qn se ignora � Opciones de S390: -mregnames Permite nombres simbólicos para los registros -mwarn-areg-zero Avisa sobre registros con base/índice cero -mno-regnames No permite nombres símbólicos para los registros -m31 Establece el formato del fichero al formato 31 bit -m64 Establece el formato del fichero al formato 64 bit �los ops fueron:� --MD FICHERO escribe la información de dependencias en el FICHERO (por defecto ninguno) � --alternate activa inicialmente la sintaxis alternativa de macros � --defsym SIM=VAL define el símbolo SIM al valor dado � --execstack requiere pila ejecutable para este objeto � --fatal-warnings trata los avisos como errores � --gdwarf-2 genera información de depuración DWARF2 � --gstabs genera información de depuración de STABS � --gstabs+ genera información de depuración de STABS con extensiones GNU � --hash-size=<valor> establece el tamaño de la tabla de dispersión cerca a <valor> � --help muestra este mensaje y termina � --itbl INSTTBL extiende el conjunto de instrucciones para incluir instrucciones que coincidan con las especificaciones definidas en el fichero INSTTBL � --listing-cont-lines establece el número máximo de líneas de continuación utilizadas para la columna de datos de salida del listado � --listing-lhs-width establece la anchura en palabras de la columna de datos de salida en el listado � --listing-lhs-width2 establece el ancho en palabras de las líneas de continuación de la columna de datos de salida; se ignora si es más pequeño que la anchura de la primera línea � --listing-rhs-width establece la anchura máxima en caracteres de las líneas del fichero fuente � --march=<arq> Genera código para <arq>. Las opciones válidas para <arq> son v0_v10, v10, v32 y common_v10_v32. � --no-underscore Los símbolos de usuario no tienen ningún prefijo. � --noexecstack no requiere pila ejecutable para este objeto � --pic Activa la generación de código independiente de posición. � --reduce-memory-overheads prefiere un menor uso de memoria al costo de tiempos de ensamblado más largos � --statistics muestra varias estadísticas medidas de la ejecución � --strip-local-absolute remueve los símbolos locales absolutos � --target-help muestra las opciones específicas del objetivo � --traditional-format Usa el mismo formato que el ensamblador nativo en lo posible � --underscore Los símbolos de usuario generalmente se preceden con subrayado. � --version muestra el número de versión del ensamblador y termina � --warn no suprime los avisos � -D produce mensajes de depuración de ensamblador � -EB ensambla código para un cpu big-endian � -EB,-big produce código y datos big endian � -EL generar código para el modo little endian (por defecto) -EB generar código para el modo big endian -mwarn-expand avisar si se expanden las pseudo operaciones -mxp activar el soporte para i860XP (desactivado por defecto) -mintel-syntax activar la sintaxis Intel (AT&T/SVR4 por defecto) � -EL ensambla código para un cpu little-endian � -EL,-little produce código y datos little endian � -I DIR agrega DIR a la lista de búsqueda para directivas .include � -Ip sinónimo para -ignore-parallel-conflicts � -J no avisa sobre desbordamiento con signo � -K avisa cuando hay diferencias alteradas por desubicaciones largas � -KPIC genera PIC � -L,--keep-locals conserva los símbolos locales (p.e. inician con `L') � -M,--mri ensambla en modo de compatibilidad MRI � -N Avisar cuando las ramificaciones se expanden a saltos. � -O intenta optimizar código. Implica -parallel � -Q ignorado � -Q ignorado -V muestra el número de versión del ensamblador -k ignorado -n No optimiza la alineación de código -q omite algunos avisos -s ignorado � -R pliega la sección de datos en la sección de texto � -V mostrar el número de versión del ensamblador -Qy, -Qn ignorado � -W --no-warn suprime los avisos � -Wnp sinónimo para -no-warn-explicit-parallel-conflicts � -Wnuh sinónimo para -no-warn-unmatched-high � -Wp sinónimo para -warn-explicit-parallel-conflicts � -Wuh sinónimo para -warn-unmatched-high � -X ignorado � -Z genera el fichero objeto aún después de errores � -c mostrar un aviso si se encuentra un comentario � -f salta espacios en blanco y comentarios de preprocesamiento � -fixed-special-register-names Sólo permite los nombres de registros especiales originales. � -g --gen-debug genera información de depuración � -globalize-symbols Hace que todos los símbolos sean globales. � -gnu-syntax Desactiva la compatibilidad con la sintaxis mmixal. � -h, -H No ejecutar, muestra este texto de ayuda. Deprecado. � -ignore-parallel-conflicts no revisar cuando hay instrucciones paralelas � -linker-allocated-gregs Si no hay una definición GREG adecuada para los operandos de una instrucción, dejar resolver al enlazador. � -m32r desactiva el soporte para el conjunto de instrucciones m32rx � -m32r2 da soporte al conjunto extendido de instrucciones m32r2 � -m32rx da soporte al conjunto extendido de instrucciones m32rx � -mQ - permite la relajación en tiempo de ensamblado. ¡PELIGROSO! -mP - permite las instrucciones polimórficas � -mall-opcodes acepta todos los códigos de operación AVR, aún si no tienen soporte por el MCU -mno-skip-bug desactiva los avisos para las instrucciones que saltan dos palabras (por defecto para avr4, avr5) -mno-wrap rechaza las instrucciones rjmp/rcall con envoltura de 8K (por defecto para avr3, avr5) � -mip2022 restringe a insns de IP2022 � -mip2022ext permite insns extendidas de IP2022 � -mrelax Activa la relajación. � -mv850 El código está destinado para el v850 � -mv850any El código es genérico, a pesar de cualquier instrucción específica de procesador � -mv850e El código está destinado para el v850e � -mv850e1 El código está destinado para el v850e1 � -mwarn-signed-overflow Avisa si los valores inmediatos con signo desbordan � -mwarn-unsigned-overflow Avisa si los valores inmediato sin signo desbordan � -n No optimiza la alineación de código -q omite algunos avisos � -nIp sinónimo para -no-ignore-parallel-conflicts � -no-bitinst desactiva las instrucciones extendidas de campos de bit de M32R2 � -no-expand No expande GETA, ramificaciones, PUSHJ ó JUMP a instrucciones múltiples. � -no-ignore-parallel-conflicts revisar cuando hay instrucciones paralelas � -no-merge-gregs No mezcla las definiciones GREG con los valores cercanos. � -no-parallel desactiva -parallel. � -no-predefined-syms No provee las constantes internas de mmixal. Implica -fixed-special-register-names. � -no-warn-explicit-parallel-conflicts no avisa cuando las instrucciones � -no-warn-unmatched-high no avisa cuando faltan reubicaciones low � -nocpp ignorado � -o FICHOBJ nombra la salida del objeto fichero FICHOBJ (por defecto a.out) � -parallel intenta combinar instrucciones en paralelo � -relax Crea código relajable para el enlazador. � -w ignorado � -warn-explicit-parallel-conflicts avisa cuando hay instrucciones paralelas � -warn-unmatched-high avisa cundo una reubicación (s)high no tiene una reubicación low correspondiente � -x No avisa cuando no se sabe que un operando para GETA, una ramificación, PUSHJ ó JUMP esté dentro del rango. El enlazador atrapará cualquier error. Implica -linker-allocated-gregs.� %s;� (Se requiere %s; la arquitectura solicitada es %s.)� *input_line_pointer == '%c' 0x%02x �Opciones de ensamblador específicas de ARM: � Opciones de línea de comando específicas de BFIN: � Opciones de línea de comando específicas de FR30: �Opciones de la línea de comandos específicas de M32C: �Opciones de la línea de comandos específicas de M32R: �Opciones de la línea de comandos específicas de MMIX: �Opciones de V850: � Opciones de línea de comando específicas de XSTROMY16: � Opciones de Z8K: -z8001 genera código segmentado -z8002 genera código sin segmentar -linkrelax crea código relajable por el enlazador � o �!%s no utiliza un número de secuencia�reubicación !samegp contra un símbolo sin .prologue: %s�"%d" (número de instancia %d de una etiqueta %s)�".else" sin un ".if" coincidente�".elseif" después de ".else"�".elseif" sin un ".if" coincidente�".endif" sin ".if"�# Ejemplo de las instrucciones `%s' .sect .text _start: �# prohibe el registro�# tiene conflictos con la longitud�#4 no es válido en H8/300�#<imm16>�#<imm8>�#<máscara>�el operador % necesita una expresión absoluta�%d error%s, %d aviso%s, se genera un fichero objeto erróneo�%d erro%s, %d aviso%s, no se genera un fichero objeto�%d avisos, tratando los avisos como errores�%s -- se ignora la declaración `%s'�%s NOP insertados�%s `%s' ya tiene un alias `%s'�el argumento %s debe ser una cadena�%s fuera de rango (%d no está entre %d y %d)�%s fuera de rango (0x%s no está entre 0x%s y 0x%s)�%s reubicaciones no caben en %d bytes�%s reubicaciones no caben en %d bytes �%s reducido a %s�La recursión del símbolo %s se detuvo en la segunda aparición de '%s'�%s no tiene soporte�%s sin %s�%s: tamaño de datos %ld �%s: los símbolos globales no tienen soporte en las secciones comunes�%s: no existe la sección�%s: la salida de la 1a instrucción es la misma que una entrada a la 2a instrucción - ¿Esto es intencional?�%s: la salida de la 2a instrucción es la misma que una entrada a la 1a instrucción - ¿Esto es intencional?�%s: tiempo total en ensamblado: %ld.%06ld �%s: tipo de función inesperado: %d�%s: nombre de procesador no reconocido�%s: cerraría el ciclo weakref: %s�%s:%u: devolución errónea de bfd_install_relocation: %x�la reubicación de %u-bytes no se puede aplicar al campo %u-bytes�'%s' no se puede repetir. El comportamiento resultante está indefinido.�'%s': solamente las instrucciones NOP se puede ejecutar en paralelo en el m32r�se requiere ')'�se requiere 'ASR'�se esperaba 'CPSR' o 'SPSR'�se requiere 'LSL' o 'ASR'�se requiere 'LSL'�se esperaba '['�se esperaba '[' después del mnemónico PLD�se esperaba ']'�'d.%s' debe estar alineado a 8-bytes�'entry_num' debe ser un número absoluto en [0,31]�se esperaba '}' al final del campo 'option'�(PC)+ impredecible�(plt) sólo es válido en objetivos ramas�(razón desconocida)�*<abs8>�, o �, o los aliases�-%s tiene conflictos con las otras opciones de arquitectura, las cuales implican -%s�-(PC) impredecible�--abi=[32|64] establece el tamaño de los operandos SHmedia expandidos y el tipo del fichero objeto --shcompact-const-crange emite descriptores de código-rango para constantes en las secciones de código SHcompact --no-mix desactiva el código SHmedia en la misma sección que las constantes y el código SHcompact --no-expand no expande las instrucciones MOVI, PT, PTA ó PTB --expand-pt32 con -abi=64, expande las instrucciones PT, PTA y PTB solamente a 32 bits �la opción --absolute-literals no tiene soporte en esta configuración Xtensa�--base-size-default-16 el registro base sin tamaño es de 16 bits --base-size-default-32 el registro base sin tamaño es de 32 bits (por defecto) --disp-size-default-16 la desubicación de tamaño desconocido es de 16 bits --disp-size-default-32 la desubicación de tamaño desconocido es de 32 bits (por defecto) �se ignora la opción --density�--generics es obsoleto; utilice en su lugar --transform�--gstabs no tiene soporte para ia64�--hash-size necesita un argumento numérico�--isa=[shmedia establece el conjunto de instrucciones por defecto para SH64 | SHmedia | shcompact | SHcompact] �se ignora la opción --no-density�--no-generics es obsoleto; utilice en su lugar --no-transform�--no-relax es obsoleto; utilice en su lugar --no-transform�--no-underscore es inválido con el formato a.out�--relax es obsoleto; utilice en su lugar --transform�-32 crea ficheros objeto de 32 bits -64 crea ficheros objeto de 64 bits �-32 crea ficheros objeto ABI o32 (por defecto) -n32 crea ficheros objeto ABI o32 -64 crea ficheros objeto ABI 64 �-32 sólo tiene soporte para el formato ELF�-64 sólo tiene soporte para el formato ELF�-EL genera código para una máquina little endian -EB genera código para una máquina big endian --little-endian-data genera código para una máquina que tenga instrucciones big endian y datos little endian. �-G no se puede utilizar con código PIC de SVR4�-G n Datos >= n bytes en el área de datos small �-G no tiene soporte en esta configuración.�-KPIC genera PIC -V muestra el número de versión del ensamblador -undeclared-regs ignora el uso del registro global de aplicaciones sin la directiva .register apropiada (por defecto) -no-undeclared-regs fuerza un error en el uso del registro global de aplicaciones sin una directiva .register apropiada -q se ignora -Qy, -Qn se ignora -s ignored �-KPIC, -call_shared genera código SVR4 independiente de posición -non_shared no genera código independiente de posición -xgot asume un GOT de 32 bit -mpdr, -mno-pdr activa/desactiva la creación de secciones .pdr -mshared, -mno-shared desactiva/activa la optimización .cpload para código que no es compartido -mabi=ABI crea un fichero objeto que cumple con el ABI para: �la opción -R no tiene soporte en este objetivo.�-TSO usa el Ordenamiento de Almacenamiento Total -PSO usa el Ordenamiento de Almacenamiento Parcial -RMO usa el Ordenamiento de Memoria Relajado �-call_shared sólo tiene soporte para el formato ELF�-expand-pt32 es inválido junto con -no-expand�-expand-pt32 sólo es válido con -abi=64�-k genera PIC �-m68851 | -mno-68851 el objetivo tiene un/carece de coprocesador de unidad de administración de memoria [por defecto sí para 68020 y superior] -pic, -k genera código independiente de posición -S convierte jbsr en jsr --pcrel nunca convierte ramificaciones relativas al PC en saltos absolutos --register-prefix-optional reconoce los nombres de registro sin carácter de prefijo --bitwise-or no trata `|' como un carácter de comentario �-mCPU equivalente a -march=CPU -mtune=CPU. Deprecado. -no-mCPU no genera código específico para el CPU. Para -mCPU y -no-mCPU, CPU debe ser uno de: �-mPIC Nota de código independiente de posición large �-mabi sólo tiene soporte para el formato ELF�-maltivec genera código para AltiVec -me300 genera código para la familia PowerPC e300 -me500, -me500x2 genera código para el núcleo complejo Motorola e500 -mspe genera código para las instrucciones Motorola SPE -mregnames Permite nombres simbólicos para los registros -mno-regnames No permite nombres simbólicos para los registros �-mcpu=<versión CPU> Especifica la versión del CPU �-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat} �-mdouble Se usan instrucciones nota de fp doble �-mdsp genera instrucciones DSP -mno-dsp no genera instrucciones DSP �-mdword La pila de nota está alineada a un límite de 8 byte �-me <nombre fichero> Redirige los errores a un fichero �-merrors-to-file <nombre fichero> �-mfar-mode | -mf Utiliza direccionamiento extendido �-mfdpic Ensambla para la ABI de FDPIC �-mfix-vr4120 evita ciertos errores de VR4120 -mfix-vr4130 evita los errores mflo/mfhi de VR4130 -mgp32 usa GPRs de 32-bit, sin importar el ISA escogido -mfp32 usa FPRS de 32-bit, sin importar el ISA escogido -mno-shared optimiza la salida para ejecutables -msym32 asume que todos los símbolos tiene valores de 32-bit -O0 elimina NOPs innecesarios, no intercambia ramificaciones -O elimina NOPs innecesarios e intercambia ramificaciones --[no-]construct-floats [des]activa los valores de coma flotante a ser construídos --trap, --no-break excepción de trampa en div por 0 y desbordamiento de mult --break, --no-trap excepción de interrupción en div por 0 y desbordamiento de mult �-mfpr-32 Se usa nota de 32 fprs �-mfpr-64 Se usa nota de 64 fprs �se utilizó -mgp32 con un ABI de 64-bit�se utilizó -mgp64 con un ABI de 32-bit�Se utilizó -mgp64 con un procesador de 32-bit�-mgpr-32 Se usa nota de 32 gprs �-mgpr-64 Se usa nota de 64 gprs �-mips1 genera instrucciones MIPS ISA I -mips2 genera instrucciones MIPS ISA II -mips3 genera instrucciones MIPS ISA III -mips4 genera instrucciones MIPS ISA IV -mips5 genera instrucciones MIPS ISA V -mips32 genera instrucciones MIPS32 ISA -mips32r2 genera instrucciones MIPS32 versión 2 ISA -mips64 genera instrucciones MIPS64 ISA -march=CPU/-mtune=CPU genera código/calendarización para el CPU, donde CPU es uno de: �-mips16 genera instrucciones mips16 -no-mips16 no genera instrucciones mips16 �-mlibrary-pic Compila la biblioteca para código independiente de posición large �-mmedia Se usan instrucciones nota media �-mmt genera instrucciones MT -mno-mt no genera instrucciones MT �-mmuladd Se usan instrucciones nota de multiplicación adición/substracción �-mno-dword La pila de nota está alineada a un límite de 4 byte �-mno-pack No permite que se empaqueten las instrucciones �-mnopic Desactiva -mpic, -mPIC, -mlibrary-pic y -mfdpic �-mpack Las instrucciones nota están empaquetadas �-mpic Nota de código independiente de posición small �-mppc64, -m620 genera código para PowerPC 620/625/630 -mppc64bridge genera código para PowerPC 64, incluyendo instrucciones puente -mbooke64 genera código para PowerPC BookE de 64-bit -mbooke, mbooke32 genera código para PowerPC BookE de 32-bit -mpower4 genera código para la arquitectura Power4 -mpower5 genera código para la arquitectura Power5 -mcom genera código de instrucciones comunes Power/PowerPC -many genera código para cualquier arquitectura (PWR/PWRX/PPC) �-mrelocatable soporte para la opción -mrelocatble de GCC -mrelocatable-lib soporte para la opción -mrelocatble-lib de GCC -memb activa el bit PPC_EMB en las opciones ELF -mlittle, -mlittle-endian -l, -le genera código para una máquina little endian -mbig, -mbig-endian, -b, be genera código para una máquina big endian -msolaris genera código para Solaris -mno-solaris no genera código para Solaris -V muestra el número de versión del ensamblador -Qy, -Qn se ignora �-msoft-float Se usa nota de fp de software �-mtomcat-debug Depura las alternativas de tomcat �-mtomcat-stats Muestra estadísticas para las alternativas de tomcat �-n32 sólo tiene soporte para el formato ELF�-no-expand sólo es válido con SHcompact o SHmedia�-no-mix es inválido sin especificar SHcompact o SHmedia�-non_shared sólo tiene soporte para el formato ELF�-shcompact-const-crange es inválido sin SHcompact�...�¡Longitud .COMMún (%d.) < 0! Se ignora.�¡longitud de .COMM (%ld.) <0! Ignorada.�se ignora la longitud .COMMún (%lu) fuera de rango�.EQU debe usar una etiqueta�.EXIT debe aparecer dentro de un procedimiento�la expresión .REG debe ser un registro�.REG debe usar una etiqueta�longitud SCOMMon (%ld.) <0!. Se ignora.�se detectó .abort. Abandonando la nave.�.arch <arq> requiere una opción --march=... coincidente�se ignora .begin [no-]density�directiva .begin sin una directiva .end coincidente�directiva .begin sin una directiva .ent precedente�directiva .begin sin una directiva .file precedente�El uso de .begin literal es obsoleto. Utilice en su lugar .literal�.begin/.bend en segmentos diferentes�símbolo desconocido en los nombres de la directiva .bend�directiva .bend sin una directiva .ent precedente�directiva .bend sin una directiva .file precedente�.callinfo no está dentro de una definición de procedimiento�.cfi_endproc sin un .cfi_startproc correspondiente�.cpload no está en la sección noreorder�pseudo-operador .def usado dentro de .def/.endef: ignorado.�se utiliza el pseudo-operador .def dentro de .def/.endef; se ignora�pseudo-operador .dim usado fuera de .def/.endef: ignorado.�se utiliza el pseudo-operador .dim fuera de .def/.endef; se ignora�.ef sin un .function precedente�se ignora .end [no-]density�la directiva .end no tiene nombre�falta la directiva .end o hay un símbolo desconocido�la directiva .end nombra un símbolo diferente de .ent�símbolo desconocido en los nombres de la directiva .end�directiva .end sin una directiva .ent precedente�directiva .end sin una directiva .ent precedente.�directiva .end sin una directiva .file precedente�directiva .end sin una directiva .ent coincidente�.end no está en la sección text�el símbolo .end no coincide con el símbolo .ent.�se encontró .end%c sin un %s precedente�.end%s sin un .%s precedente�se utiliza el pseudo-operador .endef antes de .def; se ignora�pseudo-operador .endef usado fuera de .def/.endef: ignorado.�falta un .endfunc para el .func previo�falta un .endfunc para el .proc previo�la directiva .ent no tiene nombre�la directiva .ent no tiene símbolo�directiva .ent sin una directiva .end coincidente�.ent o .aent no están en la sección text.�se encontró .err�se invocó la directiva .error en el fichero fuente�.es sin un .bs precedente�se encontró .fail %ld�la cuenta de .field '%d' está fuera de rango (1 <= X <= 32)�el tamaño de fill se restringe a %d�.fmask fuera de .ent�.frame fuera de .ent�error sintáctico .ifeqs�la cuenta .incbin es cero, se ignora `%s'�.largecomm sólo tiene soporte en modo de 64bit, se produce .comm�.linkonce no tiene soporte en este formato de fichero objeto�.literal no se permite dentro de una región .begin literal�.literal_position dentro de una directiva literal; se ignora�pseudo-operador .ln dentro de .def/.endef: ignorado.�.loc antes de .file�.loc fuera de .text�pseudo-operador .loc dentro de .def/.endef: ignorado.�desbordamiento de pila en .machine�desbordamiento por debajo de la pila en .machine�.mask fuera de .ent�.mask/.fmask fuera de .ent�la directiva .name no tiene símbolo�la directiva .name no está en la sección de enlace (.link)�.option pic%d no tiene soporte�la directiva .pdesc no tiene un símbolo de entrada�la directiva .pdesc no está en la sección de enlace (.link)�.pdesc no tiene un .ent coincidente�.popsection sin .pushsection correspondiente; ignorado�.previous sin .section correspondiente; ignorado�el seudo .profiler requiere por lo menos dos operandos.�directiva .prolog sin una directiva .ent precedente�.sblock se puede utilizar únicamente para secciones sin iniciar�pseudo-operador .scl usado fuera de .def/.endef ignorado.�se utiliza el pseudo-operador .scl fuera de .def/.endef; se ignora�.set pop sin .set push�la expresión .size es demasiado complicada para componerla�pseudo-operador .size usado fuera de .def/.endef ignorado.�se utiliza el pseudo-operador .size fuera de .def/.endef; se ignora�.space ó .fill con valor negativo, se ignora�la cuenta de repetición .space es negativa, se ignora�la cuenta de repetición .space es cero, se ignora�.space especifica un valor no absoluto�la cuenta de repetición .space/.bes es negativa, se ignora�la cuenta de repetición .space/.bes es cero, se ignora�.stab%c no tiene soporte�.stab%c: la descripción del campo '%x' es demasiado grande, intente un formato de depuración diferente�.stab%c: se ignora el otro campo que no es cero�.stab%c: falta una coma�.syntax %s requiere de la opción de línea de comandos `--no-underscore'�.syntax %s requiere de la opción de línea de comandos `--underscore'�pseudo-operador .tag usado fuera de .def/.endef ignorado.�se utiliza el pseudo-operador .tag fuera de .def/.endef; se ignora�.tag requiere una estructura tag�el objetivo .tag '%s' está indefinido�.tc no está en la sección .toc�.tc sin etiqueta�pseudo-operador .type usado fuera de .def/.endef ignorado.�se utiliza el pseudo-operador .type fuera de .def/.endef; se ignora�.unwind_save no tiene soporte para este tipo de registro�la directiva .usepv no tiene nombre�la directiva .usepv no tiene tipo�.uses no se refiere a un símbolo local en la misma sección�se vio el pseudo-operador .uses cuando no se estaba relajando�el objetivo .uses no se refiere a un símbolo local en la misma sección�la expresión .val es demasiado compleja�pseudo-operador .val usado fuera de .def/.endef ignorado.�se utiliza el pseudo-operador .val fuera de .def/.endef; se ignora�.var solamente se puede usar dentro de una definición de macro�se invocó la directiva .warning en el fichero fuente�.word %s-%s+%s no cabe�0x%lx: "%s" tipo = %ld, clase = %d, segmento = %d �salto de 16-bit fuera de rango�se generó una ramificación condicional de 32-bit�el modo de 32bit no tiene soporte en este CPU.�el campo de 5-bit debe ser absoluto�el inmediato de 5-bit es demasiado grande�la reubicación de 62-bits aún no está implementada�el modo de 64bit no tiene soporte en este CPU.�68000 o superior�68010 o superior�68020 o superior�se especificaron 68040 y 68851; las instrucciones mmu podrían ensamblar incorrectamente�Opciones de 680X0: -l usa 1 word para referencias a símbolos indefinidos [por defecto 2] -m68000 | -m68008 | -m68010 | -m68020 | -m68030 | -m68040 | -m68060 | -m68302 | -m68331 | -m68332 | -m68333 | -m68340 | -m68360 | -mcpu32 | -m5200 | -m5202 | -m5204 | -m5206 | -m5206e | -m521x | -m5249 | -m528x | -m5307 | -m5407 | -m547x | -m548x | -mcfv4 | -mcfv4e especifica la variación de la arquitectura 680X0 [por defecto %s] -m68881 | -m68882 | -mno-68881 | -mno-68882 el objetivo tiene un/carece de coprocesador de coma flotante [por defecto sí para 68020, 68030, y cpu32] �: el operando relativo al PC no puede ser una constante�: el operando TLS no puede ser una constante�: Solamente hay 32 registros f; [0-31]�: Solamente hay 32 registros f de precisión sencilla; [0-31]�: Solamente hay 64 registros f; [0-63]�: el número asr debe estar entre 0 y 31�: el número asr debe estar entre 16 y 31�: se esperaba %asrN�: expresión ASI inválida�: nombre ASI inválido�: número ASI inválido�: nombre cpreg inválido�: expresión de máscara de barra de memoria inválida�: nombre de máscara de barra de memoria inválido�: número de máscara de barra de memoria inválido�: expresión de función de precargado inválida�: nombre de función de precargado inválido�: número de función de precargado inválido�: expresión de modo siam inválida�: número de modi siam inválido�: rd en registro de estado ancilar de sólo escritura�: registro privilegiado no reconocible�: registro de estado ancilar v9a no reconocible�: registro de estado ancilar v9a o v9b no reconocible�no se permite :b; cambiando por defecto a :w�<abi> ensamblar para la ABI de coma flotante <abi>�<abs>�<nombre arq> ensamblar para la arquitectura <nombre arq>�<nombre cpu> ensamblar para el CPU <nombre cpu>�<nombre fpu> ensamblar para la arquitectura de Unidad de Coma Flotante <nombre fpu>�<imm8>,X�<etiqueta>�<desconocido>�<ver> ensamblar para la eabi versión <ver>�las reubicaciones @%s no tienen soporte con el formato de salida de %d bits�el destino de la ramificación @local o @plt está demasiado lejos, %ld bytes�Un número grande/de coma flotante no puede ser una desubicación: se usa 0x%lx�Un desplazamiento de ramificación requiere alineación 0 MOD 4�Ya se había especificado un %s diferente, ahora es %s�Ya existe un parámetro llamado `%s' para la macro `%s'�Se requiere un registro de estado o un nombre de bit de estado�AAARG -> reubicación de constante sin manejar�se utiliza ADRL para un símbolo que no está definido en el mismo fichero�se esperaba un registro ARM�Opciones AVR: -mmcu=[nombre-avr] escoge la variante de microcontrolador [nombre-avr] puede ser: avr1 - AT90S1200, ATtiny1x, ATtiny28 avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22 avr3 - ATmega103, ATmega603 avr4 - ATmega83, ATmega85 avr5 - ATmega161, ATmega163, ATmega32, AT94K o el nombre inmediato del microcontrolador. �Se aborta porque la declaración tiene "%s"�Se accesa `%s' como un objeto de hilo local�Se accesa a la función `%s' como un objeto de hilo local�La adición para un símbolo sin resolver no está en un límite de word.�El modo de dirección *+ARx no se permite en el direccionamiento de registros mapeados en memoria. El comportamiento resultante está indefinido.�El modo de dirección *+ARx es de sólo escritura. El resultado de la lectura está indefinido.�Dirección del operando inmediato�Modo de direccionamiento aún no implementado.�El .word (%ld) con signo ajustado se desborda: la sentencia `switch' es demasiado grande.�La alineación debe ser una potencia de 2�Alineación negativa: se asume 0�Alineación negativa: se asume 0.�Alineación demasiado grande: se asume %d�Alineación demasiado grande: se asume %d.�Alineación demasiado grande: se asume %d.�Opciones Alpha: -32addr trata direcciones como valores de 32-bit -F falta el soporte de instrucciones de coma flotante -mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall especifica variante de la arquitectura Alpha -m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b estas variantes incluyen códigos de operación PALcode �Se expandió una instrucción (%s)�No hay coincidencia de arquitectura en "%s".�El argumento para .BLOCK/.BLOCKZ debe estar entre 0 y 0x3fffffff�Se ignora el argumento para .even�El ensamblador aún no tiene soporte para PIC�Mensajes del ensamblador: �Falla de afirmación en %s línea %d. �Falla de afirmación en %s en %s línea %d. �Se esperaba al menos un argumento PR�Se esperaban al menos dos argumentos PR�se intentó purgar la macro inexistente `%s'�Se intentó poner un símbolo común en el conjunto %s�Se intentó poner un símbolo indefinido en el conjunto %s�El auto incremento/decremento del desplazamiento '%ld' está fuera de rango.�BSPEC ya está activo. El anidamiento no tiene soporte.�BSPEC sin un ESPEC.�¡Longitud BSS (%d.) <0! Se ignora.�la expresión BYTE no es un número puro�la expresión BYTE no está en el rango 0..255�Directiva .fmask errónea�Directiva .frame errónea�Parámetro 1./2. de directiva .frame erróneo�Parámetro 3./4. de directiva .frame erróneo�Directiva .mask errónea�Directiva .mask/.fmask errónea�Directiva .section errónea: se quiere a,e,w,x,M,S,G,T en la cadena�Directiva .section errónea: se quiere a,l,w,x,M,S,G,T en la cadena�Directiva .section errónea: se quiere a,o,s,w,x,M,S,G,T en la cadena�Directiva .section errónea: se quiere a,s,w,x,M,S,G,T en la cadena�Directiva .section errónea: se quiere a,w,x,M,S,G,T en la cadena�Versión COFF '%s' errónea�Versión de CPU '%s' errónea�Registro base erróneo, utilizando $%d.�Llamada errónea a MD_ATOF()�Llamada errónea a MD_NTOF()�Llamada errónea a md_atof ()�Llamada errónea a md_atof () - no tienen soporte los formatos de coma flotante�Llamada errónea a md_atof()�Selector de elemento %ld erróneo�Constante de coma flotante errónea: %s�Tabla de códigos de operación errónea, ensamblador descompuesto.�Opción-de-tabla-de-códigos-de-operación errónea, revise en el fichero ns32k-opcode.h�Operando erróneo�Operando erróneo para una instrucción load <%s>�Operando erróneo para una instrucción store <%s>�Lista de parámetros errónea para la macro `%s'�Nombre de registro r%s erróneo�Número de registro erróneo�Rango de registro erróneo�Tipo de compostura de reubicación inválido (%d)�Segmento erróneo (debe ser absoluto).�Segmento erróneo en la expresión.�Secuencia de números errónea: !%s!%s�Sufijo erróneo después de ':' utilice {b|w|d} Cambiando por defecto a d�Sufijo erróneo, cambiando por defecto a d�Expresión de dirección mal formada�El número grande es demasiado grande�No se permite un número grande en una literal short. Se asume el modo inmediato.�Número grande demasiado grande para el formato %c; truncado�Número grande demasiado grande para long�Campo de bits fuera de rango�Ambos argumentos deben ser símbolos de sustitución�Tanto the_insn.HI como the_insn.LO están activados: %s�La ramificación %s es siempre verdadera�Ramificación fuera de rango�Ramificación a una dirección impar (%lx)�Ramificación a dirección sin alinear�Ensamblador descompuesto. No se intentó ensamblar.�Código de operación defectuoso: `%s' "%s" �Opciones de línea de comandos específicas de C54x: �se utilizó la instrucción CFI sin un .cfi_startproc precedente�se usó un state restore de CFI sin un remember previo�La versión de CPU ya se había establecido�Opciones específicas de CRIS: �símbolo C_EFCN para %s fuera de ámbito�Se llama a gen_cond_branch_32 para .arch common_v10_v32 �No se puede hacer la reubicación de %d byte %s�No se puede hacer la reubicación pic relativa al pc de %d bytes�No se puede hacer la reubicación relativa al pc de %d bytes�No se puede hacer la reubicación relativa al pc de %d byte para el tipo de almacenamiento %d�No se puede hacer la reubicación pic de %d bytes�No se puede hacer la reubicación de %d byres�No se puede hacer la reubicación de %d byte para el tipo de almacenamiento %d�No se puede representar la reubicación %s en este formato de fichero objeto�No se puede establecer dlx_skip_hi16_flag�No se puede agregar el bit de parada para marcar el fin del grupo de instrucciones�No se pueden cambiar espacios dentro de una definición de procedimiento. Ignorado�No se pueden cambiar subespacios dentro de una definición de procedimiento. Ignorado�No se puede cerrar %s�No se puede lidiar con la expresión; cambiando por defecto a %ld�No se puede hacer una literal short de un número de coma flotante: se usa el modo inmediato.�No se puede encontrar el código de operación que coincida con los operandos�No se puede manejar O_big en s390_exp_compare�No se puede dispersar %s: %s�No se puede dispersar `%s': %s �No se puede abrir %s para lectura�No se puede abrir el fichero de biblioteca de macro '%s' para lectura.�No se puede leer de %s�No se puede redirigir la salida de error estándard al fichero '%s'�No se puede relajar la diferencia�No se puede reubicar la expresión�No se puede establecer el valor GP�No se pueden establecer las máscaras de registro�No se pueden utilizar instrucciones de coma flotante en esta sección�No se pueden usar ramificaciones long en 68000/68010/5200�No se puede obtener el tamaño del operando. �No se puede asignar un descriptor de desenredo �No se puede ensamblar la instrucción�No se puede ramificar hacia un símbolo en otra sección.�No se puede ramificar hacia un símbolo indefinido.�No se puede definir el símbolo de exportación: %s �No se puede definir el símbolo estático: %s �No se puede encontrar el tipo de reubicación para el símbolo %s, código %d�No se puede generar el tipo de reubicación para el símbolo %s, código %s�No se puede manejar la compostura�No se puede hacer la reubicación relativa al PC %s�No se puede representar el tipo de reubicación %s�Valor de case %ld inesperado en la línea %d del fichero "%s" �No hay soporte para el cambio de la versión del CPU al vuelo�Valor GP escogido de %lx �ISA_A de ColdFire�ISA_A+ de ColdFire�ISA_B de ColdFire�unidad de coma flotante de ColdFire�divide por hardware de ColdFire�Se esperaban una coma y un símbolo para '.asg CADENA, SÍMBOLO'�Se esperaban una coma y un símbolo para '.eval EXPR, SÍMBOLO'�Se esperaba una coma�Alineación común negativa; se asume 0�La alineación común no es una potencia de 2�Las expresiones complejas no tienen soporte�El operando de objetivo complicado LAPC no es un múltiplo de dos. Use LAPC.D�La condición "%s" no coincide con el grupo precedente�La condición "%s" utiliza un acumulador diferente de una condición precedente�La condición <%c%c> en la directiva de contro estructurado no se puede codificar correctamente�El registro de código de condición debería ser 0 o 4 para %s, era %d�El registro de código de condición debería ser par para %s, era %d�Modificadores de operando en conflicto�Código de coprocesador > 25 bits (%lu)�Copyright 2005 Free Software Foundation, Inc. �No se pueden establecer la arquitectura y la máquina�La sección actual no está iniciada, se requiere el nombre de sección para .clink�Opciones D10V: -O Optimizar. Hará algunas operaciones en paralelo. --gstabs-packing Empaquetar juntas las instrucciones short adyacentes aún cuando se especifique --gstabs. Activado por defecto. --no-gstabs-packing Si se especifica --gstabs, no empaqueta juntas las instrucciones adjacentes. �El inmediato DSP no está en el rango %ld..%ld (%ld)�el inmediato DSP no está en el rango 0..%d (%lu)�El objetivo por defecto `%s' no tiene soporte.�Ensamblador defectuoso. No se intentó ensamblar.�Las ramificaciones postergadas no están disponibles en SH1�Sintaxis deprecada.�El acumulador de destino para cada parte de esta instrucción paralela debe ser diferente�La directiva .atmp sólo está disponible con la opción -mintel-syntax�La directiva .dual sólo está disponible con la opción -mintel-syntax�La directiva .enddual sólo está disponible con la opción -mintel-syntax�Directiva inválida dentro de una agrupación�¡Se ignora la longitud de desubicación %s!�Desubicación demasiado grande para :d�División por cero.�No se sabe comó reconocer la anchura de %c en md_assemble()�Condicional %s duplicado�Se ignora el registro de predicado duplicado�las constantes EBCDIC no tienen soporte�La depuración ECOFF está desactivada.�ENDLOOP sin un LOOP correspondiente�ESPEC sin un BSPEC precedente�Error %s en %s �Error en el manejo de la reubicación�Error:�Error: �Se requiere un número par. Se redondea a %d�Ejecutar %s en IU en serie reversa podría no funcionar�Ejecutar %s en IU podría no funcionar�Ejecutar %s en IU podría no funcionar en ejecución paralela�Ejecutar %s en serie reversa con %s podría no funcionar�Código de operación expandido después de la ramificación retardada: `%s'�Código de operación expandido en modo dual: `%s'�Se esperaba una coma después de la longitud común�Se esperaba una coma después del nombre�Se esperaba una coma después del nombre "%s"�Se esperaba una coma después del nombre del símbolo�Se esperaba coma después del nombre del símbolo: se ingnora el resto de la línea.�Se esperaba una cadena entre comillas�Se esperaba ']', se encontró '%s'�Se espera un registro.�Se espera una constante de carácter como argumento�Se esperaba el registro D para el modo indizado indirecto.�Se esperaba un segundo argumento�Se ignoran las paradas explícitas en modo automático�Error de Expresión para el modificador de operando %%hi/%%lo �Expresión fuera de rango, utilizando 0�Expresión demasiado compleja.�No se da soporte a direccionamiento extendido en el CPU especificado�) extra�Basura extra en la llamada a función, se esperaba ')'�Se ignora la sobreescritura de segmento extra�FATAL: Adjuntando el encabezado de copyright %s�FATAL: Adjuntando el encabezado de versión %s�FATAL: No se puede crear %s�FATAL: No se puede escribir %s�FATAL: no se puede cerrar %s �FATAL: no se puede crear %s�FIRST no tiene soporte como un argumento de .SUBSPACE�ramificación FP en la ranura de retraso�ramificación FP precedida por una instrucción FP; se insertó NOP�.unwind_save de FPA no toma una lista de registros�se esperaba un registro FPA�El parámetro FRAM debe ser un múltiplo de 8: %d �Opciones de línea de comando específicas de FVR: �Error fatal: �Campo no alineado adecuadamente [%d] (%d).�Campo fuera de rango [%d..%d] (%d).�El fichero '%s' no está en el formato de archivo de macro�El primer código de operación es long. No se pueden mezclar las instrucciones como se especificó.�La compostura de %ld es demasiado grande para el campo de anchura %d�El registro de coma flotante debería ser par, era %d�Registro de coma flotante en la lista de registros�Se fuerza la literal short a modo inmediato. now_seg=%s to_seg=%s�Forzando la desubicación de byte�Se encontró '{' después del cambio explícito al modo automático�La función espera dos argumentos�GNU ensamblador %s �GNU ensamblador versión %s (%s) utilizando BFD versión %s �GOT ya está en la tabla de símbolos�el tamaño del prólogo GP excede el tamaño del campo, se utiliza 0 en su lugar�expresión GREG demasiado complicada�Basura al final de la instrucción: `%s'.�Falla de gas, valor de reubicación %d �Los registros HI/LO se deben especificar juntos�Los registros HI/LO se deben especificar sin registros adicionales�La dispersión devolvió "%s".�Los registros altos de valores del sistema no se pueden incluir en la lista�No se necesita o se utiliza el fichero temporal "%s".�¡No se usa un fichero entre pasos! Se ignora -V�opciones de I960: �Opciones de IA-64: --mconstant-gp marca el fichero de salida como que usa el modelo GP-constante (establece la opción EF_IA_64_CONS_GP del encabezado ELF) --mauto-pic marca el fichero de salida como que usa el modelo GP-constante sin los descriptores de función (establece la opción EF_IA_64_NOFUNCDESC_CONS_GP del encabezado ELF) -milp32|-milp64|-mlp64|-mp64 selecciona el modelo de datos (-mlp64 por defecto) -mle | -mbe selecciona el orden de bytes little- o big-endian (-mle por defecto) -mtune=[itanium1|itanium2] optimiza para un CPU específico (por defecto -mtune=itanium2) -munwind-check=[warning|error] revisión de directiva de desenredo (-munwind-check=warning por defecto) -mhint.b=[ok|warning|error] revisión de hint.b (-mhint.b=error por defecto) -x | -xexplicit activa la revisión de violaciones de dependencias (por defecto) -xauto borra automágicamente las violaciones de dependencias (por defecto) -xnone desactiva la revisión de violaciones de dependencias -xdebug depura el revisor de violaciones de dependencias -xdebugn depura el revisor de violaciones de dependencias pero desactiva la revisión de violaciones de dependencias -xdebugx depura el revisor de violaciones de dependencias y activa la revisión de violaciones de dependencias �INSTR_LABEL_DEF aún no tiene soporte�Opciones de la línea de comandos específicas de IP2K: �Una instrucción IU no puede estar en el contenedor izquierdo�Se ignora el intento de redefinir el símbolo�Se ignora el intento de redefinir el símbolo `%s'.�Ignorando los atributos de sección cambiados para %s�Se ignora la declaración debido a "%s"�Instrucción ilegal o código de operación no implementado.�Código de 19-bit ilegal (%lu)�Código de 20-bit ilegal (%lu)�Registro de co-procesador ilegal en Instruction `%s'�Registro especial de co-procesador ilegal en Instruction `%s'�Scale ilegal - `%d'�Parámetro `cinv' ilegal: `%c'�Operando `mask16' ilegal, la operación está indefinida - `%s'�Código de interrupción ilegal (%lu)�Código de interrupción inferior ilegal (%lu)�Operando ilegal (arg %d)�Operando ilegal.�Operandos ilegales�Operandos ilegales (espacios en blanco): `%s'�Operandos ilegales para %s�Operando%s ilegal(es)�Operando ilegales: %%%s sólo se puede usar con la llamada __tls_get_addr�Operandos ilegales: %%%s no se puede usar junto con otras reubicaciones en la insn ()�Operandos ilegales: %%%s requiere de argumentos en ()�Operandos ilegales: %%r_%s%d requiere argumentos en ()�Operandos ilegales: %%r_plt en el campo de datos de %d-bytes�Operandos ilegales: %%r_tls_dtpoff en el campo de datos de %d-bytes�Operandos ilegales: No se puede agregar una expresión que no es constante a %%%s()�Operandos ilegales: No se puede hacer aritmética que involucre a %%%s() de un símbolo reubicable�Operandos ilegales: No se puede hacer aritmética aparte de + y - que involucre %%%s()�Operandos ilegales: Sólo se permite %%r_%s%d en campos de datos de %d-bytes�Operandos ilegales: hay basura después de %%r_%s%d()�Registro ilegal (`%s') en Instruction: `%s'�Registro `%s' ilegal en la Instruction `%s'�Registro ilegal `%s' en la lista de registros de coprocesador�Registro ilegal `%s' en la lista especial de registros de coprocesador�Registro ilegal `%s' en la lista de registros�Registro ilegal `%s' en la lista de registros de usuario�Tipo de operando ilegal (arg %d)�No se permite un operando inmediato para el operando %d.�El valor inmediato no está en el rango de 16 bit: %ld�El valor inmediato no está en el rango de 16 bit con signo: %ld�El valor inmediato no está en el rango de 16 bit sin signo: %ld�El valor inmediato no está en el rango de 4 bit sin signo: %ld�El valor inmediato no está en el rango de 5 bit sin signo: %ld�El valor inmediato no está en el rango de 6 bit: %ld�El valor inmediato no está en el rango de 6 bit sin signo: %ld�El valor inmediato no está en el rango de 8 bit: %ld�El valor inmediato no está en el rango de 8 bit con signo: %ld�El valor inmediato no está en el rango de 8 bit sin signo: %ld�Tamaño de extract impropio (%lu, posición %lu)�Tamaño de insert impropio (%lu, posición %lu)�Posición impropia (%lu)�Cuenta de rotación impropia�Cantidad de desplazamiento impropia (%lu)�Número incorrecto de operandos�Se utilizó el registro incorrecto `%%%s' con el sufijo `%c'�El valor de incremento/decremento está fuera de rango: `%ld'.�No se permite el modo indizado directo para movb/movw.�El direccionamiento indizado indirecto no es válido para 68HC11.�Se encontró un ciclo infinito al intentar computar las direcciones de los símbolos en la sección %s�Falló la inserción de "%s" en la tabla de entrada de pistas: %s�Falló la inserción de "%s" en la tabla de estructuras: %s�No se permite la instrucción %s en una ranura de retardo.�La instrucción %s requiere una expresión absoluta�Instrucción %s: el resultado es siempre falso�Instrucción %s: el resultado es siempre verdadero�La instrucción '%s' requiere una versión de cpu LP�La instrucción '%s' requiere el modo de direccionamiento lejano�No se reconoce la instrucción `%s'.�La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes)�La instrucción no cabe en las ranuras de retardo disponibles (%d instrucciones word, %d ranuras restantes). El comportamiento resultante está indefinida.�Formatos de instrucción para `%s':�La instrucción en el contenedor R es aplastada por la instrucción de control de flujo en el contenedor L.�La instrucción debe ser ejecutada en paralelo�La instrucción debe ser ejecutada en paralelo con otra instrucción.�La instrucción no tiene soporte en esta arquitectura�La instrucción usa una versión long, así que no se puede mezclar como se especificó�Las instrucciones no usan tuberías de ejecución paralela.�Las instrucciones no se pueden ejecutar en paralelo�Las instrucciones comparten la misma tubería de ejecución�Las instrucciones que usan modificadores de desplazamiento long o direcciones absolutas no se pueden repetir. El comportamiento resultante está indefinido.�Las instrucciones que causan discontinuidad en el PC no se permiten en una ranura de retardo. El comportamiento resultante está indefinido.�Error Interno: No se puede alojar m68k_sorted_opcodes de tamaño %d�Error Interno: No se puede dispersar %s: %s�Error Interno: No se puede encontrar %s en la tabla de dispersión�Error Interno: No se puede dispersar %s: %s�Error interno del ensamblador para la instrucción %s�Error interno del ensamblador para la el formato de instrucción %s�Error interno del ensamblador para la macro %s�Bicho interno. Intente utilizar 0(r%d) en lugar de @r%d�Error de consistencia interno. revise ns32k-opcode.h�Se encontró un error interno en md_convert_frag: desplazamiento %ld. Por favor repórtelo.�¡Error interno! �Error interno, abortando en %s línea %d �Error interno, abortando en %s línea %d en %s �Error interno: No se puede encontrar el espacio contenedor para %s.�Error interno: no se puede encontrar el código de operación `%s' para `%s' �Error interno: no se puede dispersar `%s': %s �Error interno: se pierde el código de operación: `%s' "%s" �Error interno de lógica en iif.iifP[].tipo�Error interno de lógica en iif.iifP[n].tipo�Error lógico interno. línea %d, fichero "%s"�Error lógico interno. línea %d, fichero "%s"�Argumento de .CALL inválido: %s�Argumento de .CALLINFO inválido: %s�Argumento de .SPACE inválido�Argumento de .SUBSPACE inválido�Formato .insn inválido �Condición de Adición Inválida: %s�Condición de Adición y Ramificación Inválida�Condición de Ramificación de Bit Inválida: %c�Identificador COPR inválido�Valor de operando CST4 inválido (arg %d)�Condición de Comparación y Ramificación Inválida�Condición de Comparación/Sustracción Inválida�Condición de Comparación/Sustracción Inválida: %s�Valor de operando DISPU4 inválido (arg %d)�Expresión DataLabel inválida�Condición de Comparación de FP Inválida: %s�Formato de Operando FP Inválido: %3s�Completador FTEST inválido: %s�Formato de Operando de Coma Flotante Inválido.�Sintaxis de Completador de Carga Indizado Inválido.�Completador de Carga Indizado Inválido.�Condición de Instrucción Lógica Inválida.�Inmediato MDMX inválido (%ld)�Nulificación Inválida: (%c)�Expresión PIC inválida.�Registro inválido en la Lista de Registros�Identificador SFU inválido�Condición Desplazar/Extraer/Depositar Inválida.�Completador Short de Load/Store Inválido.�Completador de Store Bytes Short Inválido.�Condición de Instrucción Unit Inválida.�Registro acumulador inválido.�Argumento inválido %d para .prologue.�Descripción de argumento inválida: %d�Ubicación de argumento inválida: %s �Argumento inválido para .abi: %s�Argumento inválido para .mode: %s�Registro auxiliar inválido (utilice AR0-AR7)�Combinación inválida: --abi=32 con --abi=64�Combinación inválida: --abi=64 con --abi=32�Combinación inválida: --abi=64 con --isa=SHcompact�Combinación inválida: --isa=SHcompact con --abi=64�Combinación inválida: --isa=SHcompact con --isa=SHmedia�Combinación inválida: --isa=SHmedia con --isa=SHcompact�Registro de código de condición $fcc%d inválido�Número de registro 0 de coprocesador inválido�Arquitectura por defecto inválida, ensamblador descompuesto.�Registro destino inválido para esta instrucción, utilice 'tfr'.�Registro destino inválido.�Sintaxis de dmad '%s' inválida�Registro acc dsc inválido�Registro acc dsp/smartmips inválido�Expresión inválida después de # number �Expresión inválida después de %%%% �Selector de campo inválido. Se asume F%%.�Tamaño de campo inválido, debe ser de 1 a 32�Número de registro de coma flotante inválido (%d)�Operando de escritura inmediato inválido.�Modo indizado indirecto inválido.�Registro indizado inválido, se esperaba el registro X.�Registro indizado inválido, se esperaba el registro Y.�Registro indizado inválido.�Etiqueta '%s' inválida�Completador de combinación derecha/izquierda inválido�Longitud inválida (utilice de 0 a %d)�Modo inválido: %s �Código de operación/operandos inválidos�Operando(s) inválido(s) para la instrucción paralela "%s"�Operando inválido (utilice 1, 2, ó 3)�Expresión de operando inválido�Operando inválido para `%s'�Operando inválido para `OFFSET'�Operando inválido: se utilizó un valor inmediato como dirección�Operando inválido: se utilizó un valor inmediato como dirección base.�Operandos inválidos %s�Modo de direccionamiento inválido o ilegal combiando con índice-escalado�Reubicación relativa a pc inválida�Registro de rendimiento inválido (%lu)�Completador de permutación inválido�Registro inválido para la instrucción dbcc/tbcc.�Registro inválido para post/pre incremento.�Registro inválido para fmpyadd ó fmpysub de precisión simple�Lista de registros inválida para ldm/stm �Número de registro inválido (%d)�Especificación de registro inválida.�Registro inválido.�Registro inválido: 'r%d'�Registro inválido: r0 y r15 ilegales�Reubicación inválida�Modo escalado-indizado inválido, utilice (b,w,d,q)�Registro fuente inválido para esta instrucción, utilice 'tfr'.�Registro fuente inválido.�Registro de estado "%s" inválido�Subíndice inválido (utilice de 1 a %d)�Sufijo inválido para la entrada de conjunto de literales�Sintaxis inválida en el modo de direccionamiento Externo�Sintaxis inválida en el modo de direccionamiento Relativo a Memoria�Sintaxis inválida en el modo de direccionamiento relativo al PC�Uso inválido de registro�Valor inválido para `%s' (%lu)�Nombres MCU conocidos:�Nombres MCU conocidos: �el paso hacia atrás de una expresión LOC no tiene soporte�tanto LR como PC no deben estar en la lista de registros�Se requiere una etiqueta para .tag�La longitud de .comm "%s" ya es %ld. No se cambia a %d.�La longitud de .comm "%s" ya es %ld. No se cambia a %ld.�La longitud de .lcomm "%s" ya es %ld. No se cambió a %ld.�La longitud de .scomm "%s" ya está %ld. No ha cambiado a %ld.�Se ignora la especificación de longitud. Se usa el modo de direccionamiento 9F�Línea %d: tipo de reubicación desconocido: 0x%x.�Los números de línea deben ser enteros positivos �El símbolo local `%s' no se puede igualar al símbolo común `%s'�El símbolo local `%s' no se puede igualar al símbolo sin definir `%s'�Las instrucciones long no se pueden combinar.�Se ve como un proc, no se puede saber de qué tipo. �Se truncaron los bits de orden inferior en el operando de coma flotante inmediato�se utilizó un código de operación específico de M340 cuando se ensamblaba para M210�Opciones específicas de MCORE: -{no-}jsri2bsr {des}activa la transformación de jsri a bsr (def: des) -{no-}sifilter {des}activa el comportamiento de filtro del silicón (def: des) -cpu=[210|340] selecciona el tipo de CPU -EB ensambla para un sistema big endian (por defecto) -EL ensambla para un sistema little endian �Llamada PIC MIPS a un registro diferente de $25�Opciones MIPS: -EB genera salida big endian -EL genera salida little endian -g, -g2 no borra NOPs innecesarios o intercambia ramificaciones -G NUM permite la referencia a objetos hasta NUM bytes implícitamente con el registro gp [por defecto 8] �Opciones MN10200: ninguna aún �Opciones de MN10300: ninguna aún �el operando MOVI no es un valor de 32-bit con signo: 0x%8x%08x�el pseudo-operador ORG de estilo MRI no tiene soporte�MSP430 no tiene %d registros�Opciones de MSP430: -mmcu=[nombre-msp430] selecciona el tipo de microcontrolador msp430x110 msp430x112 msp430x1101 msp430x1111 msp430x1121 msp430x1122 msp430x1132 msp430x122 msp430x123 msp430x1222 msp430x1232 msp430x133 msp430x135 msp430x1331 msp430x1351 msp430x147 msp430x148 msp430x149 msp430x155 msp430x156 msp430x157 msp430x167 msp430x168 msp430x169 msp430x1610 msp430x1611 msp430x1612 msp430x311 msp430x312 msp430x313 msp430x314 msp430x315 msp430x323 msp430x325 msp430x336 msp430x337 msp430x412 msp430x413 msp430x415 msp430x417 msp430xE423 msp430xE425 msp430E427 msp430xW423 msp430xW425 msp430W427 msp430xG437 msp430xG438 msp430G439 msp430x435 msp430x436 msp430x437 msp430x447 msp430x448 msp430x449 �El inmediato MT no está en el rango 0..%d (%lu)�Una instrucción MU no puede estar en el contenedor derecho�La macro %s aún no está implementada�La macro `%s' ya está definida�Instrucción macro expandida en instrucciones múltiples�Instrucción macro expandida en instrucciones múltiples en una ranura de retraso de ramificación�La macro utilizó $at después de ".set noat"�se esperaba un registro Maverick DSPSC�se esperaba un registro Maverick MVAX�se esperaba un registro Maverick MVD�se esperaba un registro Maverick MVDX�se esperaba un registro Maverick MVF�se esperaba un registro Maverick MVFX�Se pueden establecer %d bits como máximo en el operando mask16�El registro mapeado en memoria "%s" está fuera de rango�.entry mal colocado. Ignorado.�Falta un '(' después de la función de sustitución de símbolo�Falta un ')' en la expresión del símbolo de sustitución suscrito�Falta )�Falta un ) en ra(rb)�Falta un .EXIT para un .ENTRY�Falta un .callinfo�Falta un .callinfo para este procedimiento�Falta un .callinfo.�Falta un .exit �Falta un .procend �Falta un `]' para cerrar el modo indizado directo.�Falta un `]' para cerrar el operando indirecto de registro.�Faltan argumentos para el código de operación <%s>�Falta el terminador de sustitución forzada ':'�Falta el nombre de función para .PROC�Falta el nombre de función para .PROC (cadena de etiquetas corrupta)�Falta el nombre de etiqueta en .LABEL�Falta el nombre de macro�Faltan las llaves coincidentes : `%s'�Falta un operando�Falta un operando.�Falta el calificador de parámetro para `%s' en la macro `%s'�Falta el tipo de relación del predicado�Falta el segundo registro para el modo indizado indirecto.�Falta el segundo registro o el desplazamiento para el modo indizado indirecto.�Falta el tamaño del argumento�Falta el valor para el parámetro requerido `%s' de la macro `%s'�No se da soporte a la mezcla de direccionamiento normal y extendido�Más de un operador de reubicación por insn�Opciones para Motorola 68HC11/68HC12/68HCS12: -m68hc11 | -m68hc12 | -m68hcs12 especifica el procesador [por defecto %s] -mshort usa la ABI int de 16-bit (por defecto) -mlong usa la ABI int de 32-bit -mshort-double usa la ABI double de 32-bit -mlong-double usa la ABI double de 64-bit (por defecto) --force-long-branchs siempre convierte las ramificaciones relativas en absolutas -S,--short-branchs no convierte las ramificaciones relativas en absolutas cuando el desplazamiento está fuera de rango --strict-direct-mode no convierte el modo directo en modo extendido cuando la instrucción no tiene soporte para modo directo --print-insn-syntax muestra la sintaxis de la instrucción en caso de error --print-opcodes muestra la lista de instrucciones con sintaxis --generate-example genera un ejemplo de cada instrucción (utilizado para pruebas) �Debe estar en un espacio antes de cambiar o declarar subespacios. �Opciones de NS32K: -m32032 | -m32532 selecciona la variante de la arquitectura NS32K --disp-size-default=<1|2|4> �Nombre # Modos Min ops Max ops Masc. modos # Usado �Se necesita #1 ó #2 aquí�No se escogieron los códigos de operación Power ni PowerPC�Procedimientos anidados�No se encontró una !literal!%ld�No se encontró un !tlsgd!%ld�No se encontró un !tlsldm!%ld�No hay un punto de entrada 'bal' para el proceso hoja %s�No hay .ENTRY para este .EXIT�No se utilizó el pseudo-operador .cprestore en el código PIC�No se utilizó el pseudo-operador .frame en el código PIC�No hay una coma después de .pdesc <nombreentrada>�No se compiló el soporte para el formato de fichero objeto de %d bit�No se compiló el soporte para el formato de fichero objeto de 64 bit�No se compiló el soporte para x86_64�No hay instrucción o falta el código de operación.�No se encontró un lda !gpdisp!%ld�No se encontró un ldah !gpdisp!%ld�No hay memoria para el nombre del símbolo.�No hay operador�No hay sección previa a la cual regresar. Se ignora la directiva.�No hay un operando de reubicación�No hay información de segmento para la sección actual�No existe esa entrada en la lista. (registros cpu/mmu)�No existe ese código de operación�No hay un símbolo después de .code_address�No hay un símbolo después de .linkage�Símbolo no absoluto: '%s'.�No hay suficientes operandos�No está en un espacio. �No está en un subespacio. �El número (0x%s) es más grande que 32 bits�El número es más grande que 64 bits�operador inmediato OPF fuera de rango (0-0x1ff)�Los registros numerados nones se usan como objetivo para una instrucción multi-registro�Se ignora el desplazamiento en estructuras anidadas�Desplazamiento fuera del rango de 16-bit: %ld.�Desplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ld�Desplazamiento fuera del rango de 5-bit para la instrucción movw/movb: %ld.�Una de estas instrucciones no se puede ejecutar en paralelo.�¡Sólo un pseudo-operador .copyright por fichero!�¡Sólo un pseudo-operador .version por fichero!�Sólo se permite una comparación condicional�Sólo se permite un desbordamiento condicional�Solamente se reporta la primera ruta donde se encuentra el conflicto�No se reconoce el código de operación `%s'.�El código de operación `%s' con esos tipos de operando no está disponible en el modo %s�El código de operación `%s' con esos tipos de operandos no están disponibles en el modo H8/300�El código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300H�El código de operación `%s' con esos tipos de operandos no está disponible en el modo H8/300S�Código de operación(%d.%s): �El operando "%s" está fuera de rango (utilice 1 ó 2)�El operando '%s' está fuera de rango (%d <= x <= %d)�No se reconoce el operando `%x' en fixup16.�No se reconoce el operando `%x' en fixup8.�El operando tiene un desplazamiento impar (arg %d)�Operando fuera del rango de 16-bit: `%ld'.�Operando fuera del rango de 8-bit: `%ld'.�Operando fuera de rango (arg %d)�Operando fuera de rango para una ramificación relativa: `%ld'�El valor del operando no está en los 64 KB superiores (arg %d)�No se reconoce la opción `%s'.�Opciones: -a[sub-opción...] activa listados Sub-opciones [por defecto hls]: c omite condicionales falsos d omite directivas de depuración h incluye código de alto nivel l incluye ensamblador m incluye expansiones de macros n omite el procesamiento de formas s incluye símbolos =FICH listar a FICHero (debe ser la última sub-opción) �Memoria agotada: no se puede asignar una nueva entrada de cadena de espacio: %s �Memoria agotada: no se puede asignar una nueva entrada de cadena de subespacio: %s �Fuera del paso �El manejo del desplazamiento .word fuera de rango no está implementado para .arch common_v10_v32�PC no es un registro índice válido�no se permite PC como destino�no se permite PC en la lista de registros�la parte PC del operando es impredecible�PC no debe estar en la lista de registros�La reubicación relativa al PC debe ser resuelta trivialmente�Desbordamiento del desplazamiento del código PIC (máx 16 bits con signo)�Desbordamiento del desplazamiento del código PIC (máx 32 bits con signo)�el tamaño de la reubicación PIC no coincide con el tamaño del operando�Opciones de PJ: -little genera código little endian -big genera código big endian �PSW no se puede incluir en la lista�El operando PTA es un símbolo SHcompact�El operando PTB es un símbolo SHmedia�El parámetro nombrado '%s' no existe para la macro `%s'�No se pueden modificar los parámetros de un subespacio existente�Instrucción en `pipeline': fsrc1 = fdest�Por favor reporte este bicho. �Por favor utilice --help para ver el modo de empleo y opciones para este ensamblador. �Valor por defecto sin sentido para el parámetro requerido `%s' en la macro `%s'�El modo de post-decremento no es válido para 68HC11.�El modo de post-incremento no es válido para 68HC11.�Opciones de PowerPC: -a32 genera ELF32/XCOFF32 -a64 genera ELF64/XCOFF64 -u se ignora -mpwrx, -mpwr2 genera código para POWER/2 (RIOS2) -mpwr genera código para POWER (RIOS1) -m601 genera código para PowerPC 601 -mppc, -mppc32, -m603, -m604 genera código para PowerPC 603/604 -m403, -m405 genera código para PowerPC 403/405 -m7400, -m7410, -m7450, -m7455 genera código para PowerPC 7400/7410/7450/7455 �El modo de pre-incremento no es válido para 68HC11�Se esperaba un registro de predicado�Se requiere el predicado fuente y destino�Prefijo 'd.' inválido para la instrucción `%s'�Fin de sufijo prematuro -- Cambiando por defecto a d�Pretender que se use un símbolo global como objetivo de ramificación es local.�La pseudodirectiva .file es válida solamente cuando se genera ELF�La pseudodirectiva .loc es válida solamente cuando se genera ELF�Redefiniendo el número de entrada para el proceso del sistema %s�Redefiniendo el proceso hoja %s�El registro no es válido para H8/300�El nombre de registro %s tiene conflictos con el símbolo del mismo nombre�Se esperaba un nombre de registro�El número de registro debe ser PAR�El escalamiento de registros sólo se permite en operandos de memoria�El símbolo de registro %s ya estaba definido.�Se ignora la anotación del valor del registro�Los registros no se pueden usar en la expresión indizada [%s]�Los registros no se pueden usar en la expresión absoluta [%s]�Los registros no se pueden usar en la expresión inmediata [%s]�La relajación a grandes ramificaciones para .arch common_v10_v32 no está implementada�Los valores reubicables requieren por lo menos almacenamiento WORD�La reubicación %d no tiene soporte por el formato del fichero objeto.�La reubicación %s no es segura para %s�No se puede hacer la reubicación cuando se utiliza -mrelocatable�Reportar bichos a %s �Se usó la palabra reservada `%s' como un parámetro en la macro `%s'�Rn no debe sobreescribir otros operandos�Opciones de SH: --little genera código little endian --big genera código big endian --relax altera las instrucciones de salto para desubicaciones long --renesas desactiva la optimización con símbolos de sección por compatibilidad con el ensamblador Renesas. --small alinea las secciones a límites de 4 bytes, no 16 --dsp activa insns sh-dsp, y desactiva ISAs de coma flotante. --isa=[any usa la isa más apropiada | dsp igual que '-dsp' | fp�No se permite código SHmedia en la misma sección que las constantes y el código SHcompact�no se permiten SP y PC en la directiva .unwind_movsp�no se permite SP en la lista de registros�SP no debe estar en la lista de registros�Opciones SPARC: �SYMBOL TABLE no está implementado�S^# tal vez sea solamente para acceso por lectura�S^# necesita una expresión�Se usa el mismo registro fuente/destino (`r%d'), el resultado es indefinido�Modo de direccionamiento escalado-indizado combinado con índice-escalado�Formato de objetivo seleccionado '%s' desconocido�Error de semántica. Este tipo de operando no se puede reubicar, debe ser una constante en el momento de ensamblado�Desbordamiento de la literal short (%ld.), se asume el modo inmediato.�`,' sobrante o modo de direccionamiento indirecto de registro erróneo.�Los símbolos de sustitución deben empezar con una letra�No se reconoce el subtipo %d.�No se compiló el soporte para aritmética de 64-bit.�Intercambiando el orden de la instrucción�No se puede crear el símbolo '%s'.�El símbolo `%s' no puede ser débil y común al mismo tiempo�Falta el símbolo para .set/.equ�Se utiliza un símbolo como operando inmediato en modo PIC.�Error sintáctico: Se esperaba una constante, se obtuvo `%s'�Sintaxis en el modo escalado-indizado, utilice [Rn:m] donde n=[0..7] m={b,w,d,q}�el tamaño de la sección TOC excede los 64k�TOKEN TRACE no está implementado�El procesador objetivo no tiene soporte para esta instrucción.�El pseudo-operador .ENTER no tiene soporte�El pseudo-operador .LEAVE no tiene soporte�El formato del fichero XCOFF no tiene soporte para secciones arbitrarias�La directiva `.abi %s' no es válida para esta arquitectura�La directiva `.mode %s' no es válida para esta arquitectura�El id de trampa debe ser una constante.�Este ensamblador se configuró para un objetivo `%s'. �Este inmediato requiere alineación 0 MOD 16�Este inmediato requiere alineación 0 MOD 2�Este inmediato requiere alineación 0 MOD 4�Este inmediato requiere alineación 0 MOD 8�Esta es la ubicación del uso conflictivo�El operando debe ser una constante al momento de ensamblar�Este programa es software libre; se puede redistribuir bajo los términos de la Licencia Pública General de GNU. Este programa no tiene ninguna garantía. �Thumb no tiene soporte para NOP con pistas�Thumb no tiene soporte para la ejecución condicional�Thumb no tiene soporte para indizado negativo de registro�Thumb no tiene soporte para indizado de registro con escritura hacia atrás�Thumb no tiene soporte para post-indizado de registro�Thumb no tiene soporte para la forma con 2 argumentos de esta instrucción�Thumb no tiene soporte para la pseudo-operación ldr =N�Thumb no tiene soporte para este modo de direccionamiento�la codificación Thumb no tiene soporte para un inmediato aquí�la codificación Thumb no tiene soporte para rotación�load/store Thumb múltiples no tienen soporte para {reglist}^�Thumb sólo da soporte a LSL en inidizado desplazado de registro�Demasiados operandos�Se pasaron demasiados operandos a la instrucción�Demasiados operandos: %s�Demasiadas referencias a registros en un operando de memoria�El id de trampa `%ld' está fuera de rango.�El id de trampa debe estar dentro de [0x30..0x39] o [0x40..0xff]�Se trata `%s' como una referencia de memoria�Se intento hacer .set del modo `%s' no reconocido�Se intentó convertir DBcc a un salto absoluto�Se intentó convertir un BSR relativo al PC a un JSR absoluto�Se trató de convertir una ramificación relativa al PC a un salto absoluto�Se intentó convertir una ramificación condicional relativa al PC a un salto absoluto�Se trató de establecer el símbolo no reconocido: %s �Tratando de hacer 'bal' a %s�Dos instrucciones IU no se pueden ejecutar en paralelo�Dos instrucciones MU no se pueden ejecutar en paralelo�No se puede reservar memoria para las instrucciones nuevas �No se puede determinar el procesador objetivo por defecto de la cadena: %s�No se puede manejar la referencia al símbolo %s�No se pueden mezclar las instrucciones como se especificó�No se puede producir una reubicación contra el símbolo '%s'�No se puede resolver la expresión�Se ignora el operador unario %c porque hay un operando erróneo a continuación�Argumento de .EXPORT/.IMPORT indefinido (ignorado): %s�Constante absoluta indefinida: '%s'.�Registro indefinido: '%s'.�Espacio indefinido: '%s' Se asume que el número de espacio = 0.�Símbolo de sustitución '%s' indefinido�Conversión de ramificación inesperada con `%x'�¡Valor de devolución inesperado [%d] de parse_toc_entry! �Elemento `%s' inesperado�Dependencia sin manejar %s para %s (%s), nota %d�Se especificó el registro sin implementar `%s'�Modificador de expresión toc32 sin implementar�Modificador de expresión toc64 sin implementar�Operando .syntax inválido�Identificador de CPU `%s' desconocido�Arquitectura desconocida�Cpu por defecto desconocido = %s, os = %s�Excepción desconocida: `%s'�Instrucción '%s' desconocida�Código de operación desconocido `%s'.�Código de operación desconocido: `%s'�Modificador de operando `%s' desconocido�Operador desconocido�Registro desconocido: `%d'�Se encontró una reubicación desconocida en md_apply_fix.�Operando de reubicación desconocido: !%s�Directiva de sección desconocida�Tipo de segmento desconocido�Pseudo registro temporal desconocido�Reubicación high/shigh sin coincidencia�Opción no reconocida: -hidden�No se reconoce el argumento de .LEVEL �Argumento .type no reconocido�Código de condición "%s" no reconocido�Especificador de dependencia %d no reconocido �Tipo de campo '%c' no reconocido�Compostura no reconocida (0x%08lx)�Formato de dirección indirecta "%s" no reconocido�Instrucción "%s" no reconocida�Formato de código de operación no reconocido: `%s'�Código de operación no reconocido: `%s'�Lista de operando '%s' no reconocida para la instrucción '%s'�Opción "%s" no reconocida�Opción '-x%s' no reconocida�Opción no reconocida a continuación de -K�Instrucción paralela "%s" no reconocida�Instrucción paralela '%s' no reconocida�Combinación de instrucciones paralelas "%s || %s" no reconocida�Tipo de relación de predicado no reconocido�Nombre de registro no reconocido�Sección '%s' no reconocida�Bit de estado "%s" no reconocido�Marca de struct/union '%s' no reconocida�Función de sustitución de símbolo no reconocida�sufijo de símbolo no reconocido�Elemento '%s' no reconocido�Elemento `%s' no reconocido�Versión '%s' no reconocida�Constante large sin soporte�Tamaño de reubicación %d sin soporte�Atributo de sección sin soporte -- 'a'�Uso sin soporte de .gpdword�Uso sin soporte de .gpword�Uso sin soporte de sp�Cadena sin terminar después de una expresión absoluta�La directiva de desenredo no está seguida por una instrucción.�Modo de empleo: %s [opción...] [ficheroasm...] �El uso de .def/.ref está deprecado. Utilice en su lugar .global�El uso de p0 no es válido en este contexto�Usa la directiva .mmregs para utilizar nombres de registro mapeados en memoria tales como '%s'�Se usó $at sin ".set noat"�Utilizando ENTRY en lugar de CODE en la directiva de exportación para %s�El uso de nombres de registro en expresiones OFFSET es obsoleto�Opciones de VAX: -d LONGITUD se ignora -J se ignora -S se ignora -t FILE se ignora -T se ignora -V se ignora �Se esperaba un registro de precisión doble VFP�Se esperaba un registro de precisión simple VFP�se esperaba un registro de sistema VFP�error VIP_BEGIN:%s�Violación de restricción de empaquetado VLIW�Se utilizó empaquetado VLIW para -mno-pack�Opciones VMS: -+ codificar por dispersión (no truncar) nombres más largos que 64 caracteres -H mostrar el símbolo nuevo después del truncado por dispersión �Opciones de VMS: -+ dispersar los nombre de codificación más largos que 31 caracteres -1 manejo de `const' handling compatible con gcc 1.x -H muestra el símbolo nuevo después del truncado de dispersión -h NUM no dispersar nombres con mayúsculas y minúsculas mezcladas, y ajustarlas: 0 = mayúsculas, 2 = minúsculas, 3 = preservar mayúsculas/minúsculas -v"VERSION" el código a ensamblar fue producido por el compilador "VERSION" �El valor %ld es demasiado grande para la ramificación de 8-bit relativa al PC.�El valor para ENTRY_FR debe estar en el rango 12..21 �El valor para ENTRY_GR debe estar en el rango 3..18 �El valor para ENTRY_SR debe ser 3 �Ya se había especificado el valor para el parámetro `%s' de la macro `%s'�El valor no está en el rango de 16 bit: %ld�El valor no está en el rango de 16 bit con signo: %ld�El valor no está en el rango de 4 bit sin signo: %ld�El valor no está en el rango de 5 bit sin signo: %ld�El valor no está en el rango de 6 bit: %ld�El valor no está en el rango de 6 bit sin signo: %ld�El valor no está en el rango de 8 bit: %ld�El valor no está en el rango de 8 bit con signo: %ld�Valor fuera del rango de 16-bit.�Valor truncado a 62 bits�Instrucción muy corta para la opción, p.e. no lo puede hacer en un NULLstr�Memoria agotada�Aviso:�Aviso: �Aviso: registro duplicado (r%d) en la lista de registros�Aviso: el rango de registros no está en orden ascendente�Desubicación errónea %d�Número erróneo de operandos�Número erróneo de operandos por defecto, revise ns32k-opcodes.h�Registro erróneo en la lista de registros de coma flotante�Registro erróneo en el modo indirecto de registro.�Tamaño de puntero a registro erróneo para la arquitectura.�se esperaba un registro acumulador XScale�la opción de literales absolutos Xtensa no tiene soporte; se ignora�las etiquetas [0-9]H no se mezclan con pseudo-puntos�las etiquetas [0-9]H no pueden aparecer solas en una línea�índice [PC] prohibido�[]índice igual que ()+registro: impredecible�[]índice igual que -()registro: impredecible�[no-]generics es obsoleto; utilice en su lugar [no-]transform�[no-]relax es obsoleto; utilice en su lugar [no-]transform�el símbolo [tocv] no es un símbolo de tabla de contenido�no se permite `%%%s' con `%s%c'�`%s' no se puede igualar al símbolo común '%s'�`%s' tiene un resultado indefinido�el símbolo `%s' ya es el alias de %s `%s'�`%s' no es una expresión de %s bit base/índice válida�`%s' no es una expresión base/índice válida�`%s' no es un calificador de parámetro válido para `%s' en la macro `%s'�`%s' no es un registro de segmento válido�`%s' no tiene soporte en modo de 64-bit�`%s' no tiene soporte en `%s%s'�`%s' sólo tiene soporte en modo de 64-bit�`%s' operando %d debe usar el segmento `%%es'�símbolo `%s' sin una función precedente�Ya se usó `%s' como nombre (u otro local) de parámetro�el operador de número serial `&' no tiene soporte�se requiere `)'�se requiere `,'�`.abi 32' pero las opciones de la línea de órdenes no especifica la ABI de 32-bit�`.abi 64' pero las opciones de la línea de órdenes no especifica la ABI de 64-bit�se esperaba `:'�se toma `[%.*s]' y sólo signifiqua `%.*s'�`af' debe aparecer solo�se debe establecer `noreorder' antes de `nomacro'�un número grande con subrayados no puede tener más de 8 dígitos hexadecimales en cualquier palabra�un número grande con subrayados debe tener exactamente 4 palabras�un registro no tiene dirección�se requiere una expresión absoluta�las secciones absolutas no tienen soporte�la dirección prohibe #�la dirección prohibe ()�la dirección prohibe ()+�la dirección prohibe -()�la dirección prohibe @�la dirección prohibe []�la dirección prohibe un especificador de longitud de desubicación�la dirección prohibe un registro�dirección demasiado alta para la tabla de vectores jmp/jsr�el modo de direccionamiento no tiene soporte�alias = %s �alineación negativa. Se asume 0.�alineación negativa; se asume 0�la alineación no es una potencia de 2�el relleno de alineación (%lu bytes) no es un múltiplo de %ld�alineación demasiado grande: se asume %d�la alineación es demasiado grande: se asume %u�alineación demasiado grande; se asume %d�alineación demasiado grande; se asume %ld�las alineaciones más grandes que 32 bytes no tienen soporte en la sección text.�combinación de opciones ambigua - se ignora la directiva '.profiler'.�Tamaño de operando ambiguo para `%s'�la arquitectura saltó de "%s" a "%s" en "%s"�no se ha seleccionado una arquitectura: cambiando por defecto a 68020�la arquitectura del código de operación tiene conflictos con alguno de una(s) instrucción(es) anterior(es)�ensambla código Thumb�ensamblar para big-endian�ensamblar para little-endian�no se estableció el estado de ensamblado para el primer fragmento en la sección %s�se asume que todos los miembros del grupo `%s' son COMDAT�¿se intentó hacer .org/.space hacia atrás? (%ld)�¿se intentó hacer .space/.bes hacia atrás? (%ld)�se intentó alojar datos en la sección absoluta�se intentó alojar datos en la sección común�se intentó ramificar en un segmento diferente�se intentó obtener el valor del símbolo sin resolver `%s'�se intentó mover .org hacia atrás�se ignora el intento de redefinir el pseudo-operador `%s'�se intentó redefinir el símbolo�se intentó almacenar un valor en la sección absoluta�referencia hacia atrás a la etiqueta desconocida "%d:"�segmento .common %s erróneo�directiva .fmask errónea�directiva .frame errónea�directiva .mask errónea�formato de .relax erróneo�segmento .reserve erróneo -- se esperaba el segmento BSS�formato de .uses erróneo�directiva .weakext errónea�información de depuración COFF errónea�argumento erróneo para la directiva de sintaxis.�argumentos erróneos para la instrucción�registro base erróneo: debe ser r0�índice de vector de byte erróneo (%ld)�llamada errónea a MD_ATOF()�llamada errónea a md_atof�carácter erróneo = '%c' �operando de salida pmuls mal combinado�id de coprocesador erróneo�defsym erróneo; el formato es --defsym nombre=valor�carácter escapado erróneamente en la cadena�expresión errónea�se utilizó una expresión errónea con @%s�literal de coma flotante errónea: %s�constante de coma flotante errónea: desbordamiento del exponente�constante de coma flotante errónea: código de error desconocido=%d�formato erróneo para ifc ó ifnc�formato erróneo de OPT NEST=profundidad�valor inmediato erróneo para el desplazamiento half-word (%ld)�valor inmediato erróneo para el desplazamiento (%ld)�instrucción `%s' errónea�formato de instrucción erróneo�operando de memoria `%s' erróneo�código de operación u operandos erróneos�expresión absoluta errónea o irreducible�expresión absoluta errónea o irreducible; se asume cero�número de co-procesador erróneo o faltante�tipo de reubicación errónea o sin manejar: 0x%02x�número de rutina personality erróneo�rango erróneo en la lista de registros�expresión de registro inválida�registro erróneo en []�lista de registros errónea�lista de registros errónea: %s�nombre de registro `%s' erróneo�nombre de registro erróneo: %s�número de registro erróneo: %s�rango de registro erróneo�estado de relajación erróneo�tipo de compostura de reubicación inválido (%d)�tipo de reubicación erróneo: 0x%02x�segmento erróneo�registro de inicio erróneo: r0 y r15 inválidos�constante de cadena errónea�sufijo de símbolo erróneo�especificador psr erróneo/faltante�directiva .dim mal formada�directiva .dim formada erróneamente ignorada�directiva .size mal formada�directiva .weak formada erróneamente ignorada�se esperaba un registro base�el registro base no debe estar en la lista de registros cuando se escribe hacia atrás�el registro base se escribió hacia atrás, y sobreescribe el segundo registro de destino�objetivo-bfd = %s �bfd_set_section_flags: %s�el modo big endian no tiene soporte�bignum inválido�bignum inválido; se asume cero�se truncó el número grande a %d bytes�el campo de bits se extiende más allá del final del registro�ambas instrucciones para !gpdisp!%ld deben estar en la misma sección�bra o bsr con símbolo indefinido.�el operando de ramificación tiene un desplazamiento non (%lx) �ramificación fuera de rango�predicción de ramificación inválida en este código de operación�la frecuencia de ramificación de objetivo debe ser mayor a 0�la ramificación o salto al final de un ciclo puede activar errores de hardware�break fuera de un loop estructurado�Desubicación de byte fuera de rango�byte o halfword no válido para el registro base�llamada a md_convert_frag �llamada a md_convert_frag �llamada a md_estimate_size_before_relax �llamada a tc_aout_fix_to_chars �llamada a tomd_estimate_size_before_relax �objetivo call/jmp fuera de rango (1)�objetivo call/jmp fuera de rango (2)�no se puede hacer la reubicación relativa a pc de %d bytes�no se puede hacer la reubicación de %d bytes�no se puede resolver la expresión�solamente se pueden cargar dos registros consecutivos�solamente se pueden almacenar dos registros consecutivos�no se puede []indizar un registro, porque no tiene dirección�no se puede crear la sección de datos privados ELF: %s�no se puede cerrar `%s'�no se puede crear un grupo: %s�no se puede crear la sección %s�no se pueden codificar el registro '%%%s' en una instrucción que requiere el prefijo REX.�no se pueden extender %u caracteres de fragmento�no se puede encontrar la compostura señalada por .uses�no se puede encontrar el código de operación�no se puede encontrar el código de operación �no se puede manejar la expresión�aún no se puede manejar la generación de literales/etiquetas�no se puede manejar un segmento no absoluto en `%s'�no se puede manejar un OP TYPE indefinido�no se puede tener una reubicación para ipush�no se pueden mezclar argumentos posicionales y palabras clave�no se puede abrir `%s' para escritura�no se puede abrir un bfd en la salida estándar %s�no se puede abrir el fichero de lista: %s�no se puede decodificar la lista de registros�no se puede predecrementar�no se puede resolver `%s' {sección %s} - `%s' {sección %s}�no se puede resolver el valor para el símbolo `%s'�no se pueden establecer las opciones para la sección %s�no se puede iniciar la escritura de la sección .mdebug: %s�no se puede utilizar el formato COBR con una etiqueta externa�no se puede usar R0 aquí�no se puede usar la parte alta del registro en el operando %d�no se puede utilizar el registro '%%%s' como operando %d en '%s'.�no se puede ensamblar en un fragmento literal�no se puede predecrementar y postincrementar�No se puede ramificar a una dirección impar�no se puede combinar index con option�no se puede combinar pre y post-indizado�no se puede codificar el formato de instrucción�no se puede definir el símbolo `%s' en la sección absoluta�no se puede hacer la reubicación %s de %u bytes�no se puede hacer la reubicación relativa a pc de %u bytes�no se puede emitir la reubicación %s relativa al PC�no se puede emitir la reubicación %s relativa al PC contra %s�no se codificar el código de operación�no se puede codificar el código de operación "%s"�no se codificar el código de operación "%s" en el formato dado "%s"�no se puede generar el tipo de reubicación para el símbolo %s, código %s�no se puede honrar el sufijo de anchura -- `%s'�no se puede representar la reubicación %s en este formato de fichero objeto�no se puede representar la reubicación `%s' en el fichero objeto�no se puede representar el tipo de reubicación %s�no se puede representar la sustracción con un desplazamiento�no se puede establecer literal_prefix dentro de un fragmento literal�no se puede usar post-indizado con el direccionamiento relativo al PC�no se puede usar post-indizado con esta instrucción�no se puede usar el índice de registro con direccionamiento relativo al PC�no se puede usar el índice de registro con esta instrucción�no se puede usar escritura hacia atrás con el direccionamiento relativo al PC�no se puede usar escritura hacia atrás con esta instrucción�no se puede escribir al fichero de salida�canónico = %s �la constante de carácter es demasiado grande�el carácter a continuación del nombre no es '#'�cmpu no tiene soporte para el código de condición %s�desplazamiento de coprocesador fuera de rango�se esperaba un registro de co-procesador�el código es conforme a ATPCS�el código utiliza un contador de programa de 26-bit�el código utiliza un contador de programa de 32-bit�falta una coma en .xstabs�la condición no está seguida por una instrucción condicionalizable�se requiere una condición�ramificación condicional fuera de rango�los infijos condicionales son obsoletos en la sintaxis unificada�expresiones de reubicación confusas�confusión en los parámetros formales�se esperaba una expresión constante�se esperaba una expresión constante o una lista de registros�se requiere una expresión constante�constante fuera del rango de 8-bit: %d�la constante es demasiado grande para caber en la instrucción�se requiere un valor constante�se esperaba un registro de control, pero se vio '%.6s'�convert_frag �no se puede crear la sección %s�no se pueden establecer la arquitectura y la máquina�no se puede saltar a %ld en el fichero `%s'�no se puede actualizar la arquitectura y la máquina�no se puede escribir la sección .mdebug: %s�no se puede encontrar un formato de instrucción válido�tipo-cpu = %s �cr%ld es un registro de control reservado�se utilizó una reubicación ctoff() en una instrucción que no la soporta�ubicación de MULS/MULU peligrosa; déles una alineación superior�elemento de datos con una alineación más grande que la ubicación�dest y source1 debe ser el mismo registro�dest debe sobreescribir un registro fuente�el operando de destino debe ser un registro de 16 bit�el operando de destino debe ser una dirección absoluta de 16bit�el operando de destino debe ser un registro de 8 bit�el registro de destino es el mismo para instrucciones paralelas�el registro destino debe ser r1�el registro destino es el mismo que la base de escritura-hacia-atrás�se detectó el uso de un registro global que no está cubierto por el pseudo-operador .register�la directiva %s no se puede negar�se encontró una directiva .big cuando se requirió una opción -big�se encontró una directiva .little cuando se requirió una opción -little�una directiva LOC desde dentro de una pareja BSPEC/ESPEC no tiene soporte�la directiva LOCAL debe estar colocada en el código o en los datos�las directivas no son válidas dentro de una agrupación�la desubicación desborda el campo de 12-bits�la desubicación desborda el campo de 8-bits�la desubicación del símbolo definido %s desborda el campo de 12-bits�la desubicación del símbolo definido %s desborda el campo de 8-bits�la desubicación del símbolo indefinido %s desborda el campo de 12-bits�la desubicación del símbolo indefinido %s desborda el campo de 8-bits�desubicación demasiado grande (%d)�desubicación demasiado grande para esta arquitectura; necesita 68020 o superior�división por cero�división por cero al establecer `%s'�Se usa dla para cargar registros de 32-bit�no coincide inicio %s%s en %s:%d�el valor de desplazamiento inmediato dsp no es constante�directiva .handlerdata duplicada�!tlsgd!%ld duplicado�!tlsldm!%ld duplicado�"else" duplicado�directiva .personality duplicada�directiva .personalityindex duplicada�se ignora el operador datalabel duplicado�especificador de bit psr duplicado�else sin if coincidente�campo de etiqueta vacío para IS�nombre de símbolo vacío en .def; se ignora�las emulaciones no se manejan en esta configuración�fin de fichero después de una comilla de un carácter; se insertó \0�fin de fichero en el comentario�fin de fichero en comentario; se insertó una línea nueva�fin de fichero en carácter de escape�fin de fichero en comentario multilíneas�fin de fichero en la cadena; se insertó '%c'�fin de fichero dentro de un condicional�el fin de fichero no está al final de una línea: se insertó línea nueva�fin de macro dentro de un condicional�endf sin for�endi sin if coincidente�el registro final debe ser r15�endw sin while�no se especificó el tamaño de entidad para SHF_MERGE�instrucción entry con decremento que no es constante�onstrucción entry con decremento de pila < 16�error al cerrar el fichero de lista: %s�error al construir la tabla de pseudo-operadores %s: %s�error al establecer las opciones para "%s": %s�error al establecer las opciones para ".sbss": %s�tamaño estimado �se llamó a estimate_size_before_relax�se requieren números de registro par�se requiere un registro par�exceso de operandos para %s�exceso de operandos: '%s'�se esperaba #constant�se esperaba %c�se esperaba , <constante>�se esperaba .L, .W ó .B para el registro en modo de direccionamiento indizado�se esperaba 0 ó 1�se esperaba <nn>�se esperaba <desplazamiento>, <códigoop>�se esperaba <reg>, <reg>�se esperaba <etiq> , <valor>�se esperaba @(exp, reg16)�se esperaba el registro EP�se esperaba `$'�se esperaba una expresión de dirección�se esperaba alineación después del tamaño�se esperaba un paréntesis que cierra�se esperaba una coma�se esperaba una coma después de "%s"�se esperaba una coma después del nombre "%s"�se esperaba una coma después del nombre `%s' en la directiva .size�se esperaba una coma después del nombre en .symver�se esperaba coma o punto y coma después del nombre del símbolo: se ingnora el resto de la línea�falta el patrón de relleno esperado�se esperaba una constante numérica�se esperaba una cadena entre comillas�se esperaba un registro�se esperaba una lista de registros�se esperaba un número simple�se esperaba un nombre de símbolo�se pesperaba un modo de direccionamiento válido para mova: "@(disp, ea.sz),ERn"�se esperaba )�se esperaba `)' después del factor de escala en `%s'�se esperaba `,' ó `)' después del registro base en `%s'�se esperaba `,' ó `)' después del registro índice en `%s'�se esperaba un registro índice o un factor de escala después de `,'; se obtuvo '%c'�se esperaba un mnemónico; se obtuvo nada�se esperaba un operando después de ','; se obtuvo nada�se esperaba un operando antes de ','; se obtuvo nada�se esperaba un prefijo; se obtuvo nada�se esperaba un factor de escala de 1, 2, 4, u 8: se obtuvo `%s'�se espera una instrucción de cadena después de `%s'�expr.c(operando): valor de devolución %d atof_generic erróneo�la expresión no cabe en BYTE�la expresión no cabe en WORD�expresión fuera de rango�expresión fuera de rango: cambiando por defecto a 0�expresión fuera de rango: cambiando por defecto a 1�error sintáctico en la expresión�expresión demasiado compleja�instrucción extendida en ranuta de retardo�se solicitó un operando extendido pero no es necesario�se ignoran los argumentos extra de .LABEL.�llave que cierra extra�punto y coma extra�coma extra�llave que abre extra�falló para %d �falló la prueba de sanidad de registro general.�falló la prueba de sanidad regnum.�falló la prueba de sanidad�falló la prueba de sanidad.�falló la prueba de sanidad: long_jump�falló la prueba de sanidad: short_jump�falló la prueba de sanidad de la instrucción especial case�falló la lectura de la tabla de instrucciones %s �falló al establecer la información de depuración: %s�.file falso después del real�la frecuencia de caída debe ser mayor a 0�el campo fx_size es demasiado pequeño para contener %d�el tamaño del campo debe ser 16 cuando el valor es reubicable�el valor del campo "%s" es demasiado complejo para un campo de bits�se trunca valor del campo�la anchura de campo "%s" es demasiado compleja para un campo de bits�la anchura de campo %lu es demasiado grande para caber en %d bytes: se truncó a %d bits�no se encontró el fichero: %s�el número de fichero %ld ya está reservado�número de fichero menor que uno�el nombre de fichero sobrepasa el límite de una página.�el primer registro de destino debe ser par�el primer registro debe ser r4�no se movieron todas las composturas de %s�se esperaba una opción para la instrucción {c}psr�los argumentos de coma flotante están en los registros de coma flotante�constante de coma flotante demasiado grande�número de coma flotante inválido�número de coma flotante inválido; se asume cero�el formato '%s' permite %d ranuras, pero hay %d códigos de operación�formato = %s �los nombres de formato sólo son válidos dentro de agregados�se encontraron %d operandos para '%s': Se esperaban %d�se econtraron demasiados (%d) operandos para '%s': Se esperaban %d�fpu (68040, 68060 o 68881/68882)�fr_var %lu < longitud %d�fr_var (%ld) < longitud (%d)�se esperaba un marco de registro, se usa $%d.�se ignora la basura después de la especificación del índice�basura al final de la línea�basura a continuación de la instrucción�genera código PIC�get_expanded_loop_offset: código de operación inválido�no se especificó el tamaño de entidad para SHF_GROUP�handerdata en un marco cantunwind�hard-float tiene conflictos con la unidad de coma flotante (fpu) especificada�aquí está el "else" del condicional sin terminar�aquí está el "else" anterior�aquí está el "if" anterior�aquí es el inicio del condicional sin terminar�se establecieron los bits altos en la expresión de lista de registros�i860_convert_frag �i860_estimate_size_before_relax �se esperaba un registro de control iWMMXt�se esperaba un registro de datos o control iWMMXt�se esperaba un registro de datos iWMMXt�se esperaba un registro escalar iWMMXt�identificador+constante@%s significa identificador@%s+constante�identificador+constante@got significa identificador@got+constante�si el registro de escritura hacia atrás está en la lista, debe ser el registro más bajo en la lista�se ignora el intento de redefinir el símbolo interno '%s'�se ignora el intento de eliminar la definición del símbolo interno '%s'�se ignora la alineación errónea�se ignoran los atributos de sección cambiados para %s�se ignoran el tamaño de entidad de sección cambiado para %s�se ignoran el tipo de sección cambiado para %s�se ignora el delimitador '-rename-section' ':' extra�se ignora el valor de relleno en la sección absoluta�se ignora un tipo de sección incorrecto para %s�se ignora la especificación '-rename-section' inválida: %s�se ignoran los operandos: %s �se ignora la redefinición del alias de registro '%s'�se ignora el tipo .endian `%s' no reconocido�iif convierte a pcrel/binario interno�iif convierte a pcrel/puntero interno�%s ilegal tamaño de reubicación: %d�directiva .stab%c ilegal, carácter erróneo�expresión .stabx ilegal; se asume cero�doble indirección ilegal�expresión ilegal�literal ilegal�código de operación %s ilegal para el mcu %s�operando ilegal�operando ilegal - se encontró un nombre de registro donde no se esperaba ninguno�operandos ilegales�rango ilegal de versiones de hardware objetivo�registro ilegal después de @�registro ilegal después de @-�se incluyó un registro ilegal en la lista�se incluyó un recurso ilegal en el agregado�se esperaba un inmediato 1 o 2�la expresión inmediata requiere un prefijo #�el inmediato no es una potencia de dos�el inmediato debe ser 1 o 2�operando inmediato ilegal con salto absoluto�el operando inmediato es demasiado grande�valor inmediato fuera de rango�número impropio de operandos. se esperaban %d, se obtuvieron %d�argumentos inapropiados para el código de operación `%s'�condición incorrecta en el bloque IT�registro incorrecto en la lista de registros�múmero de registro incorrecto, se ignora�el registro índice sobreescribe el registro destino�%s indirecto sin `*'�falló la inserción de "%s" en la tabla de dispersión de alias %s: %s�falló la inserción de "%s" en la tabla de dispersión de nombres %s: %s�se inserta "%s" en la tabla de de dispersión de cadenas: %s�falló la inserción de "%s" en la tabla de símbolos: %s�se inserta "%s" en la tabla de de dispersión de marcas: %s�las instrucciones no se pueden combinar con instrucciones de procesamiento paralelo�las instrucciones no se pueden combinar con las que no son nopx�las instrucciones no se pueden combinar con las que no son nopy�las instrucciones no se pueden combinar con pmuls�La instrucción %s requiere de %d operando(s)�la instrucción '%s' no se puede ejecutar en paralelo.�la instrucción '%s' sólo es para el M32R2�la instrucción '%s' sólo es para el M32RX�la dirección de la instrucción no es un múltiplo de 16�la dirección de la instrucción no es un múltiplo de 2�la dirección de la instrucción no es un múltiplo de 4�la instrucción no puede ser condicional�la instrucción no acepta el direccionamiento preindizado�la instrucción no acepta el índice de registro escalado�la instrucción no acepta este modo de direccionamiento�la instrucción no acepta el direccionamiento sin indizar�la instrucción no permite un índice desplazado�la instrucción no acepta el direccionamiento sin indizar�la instrucción no tiene soporte para escritura hacia atrás�no se permite la instrucción: %s�la instrucción no tiene soporte en modo Thumb16�La instrucción requiere una etiqueta�la instrucción requiere una etiqueta o valor en el rango -511:512�la instrucción requiere una etiqueta sin '$'�la instrucción requiere un índice desplazado�la secuencia de instrucción (write a0, branch, retw) puede activar errores de hardware�la instrucción con operandos constantes no cabe�las instrucciones escriben al mismo registro de destino.�Error interno, línea %d, %s�confusión interna: reubiación en una sección sin contenido�error interno: código de operación mips16 erróneo: %s %s �error interno: no se puede exportar el tipo de reubicación %d (`%s')�error interno: no se puede dispersar `%s': %s �error interno: no se puede dispersar la macro `%s': %s�error interno: no se puede dispersar el código de operación `%s': %s�error interno: no se puede instalar la compostura para el tipo de reubicación %d (`%s')�error interno: la compostura no está contenida en un fragmento�error interno: los operandos lookup/get fallaron.�error interno: se pierde el código de operación: `%s' "%s" �error interno: la relajación falló�error interno: la relajación requiere demasiados pasos�error interno: la reubicación %d (`%s') no tiene soporte por el formato del fichero objeto�error interno: formato dwarf2 desconocido�error interno: nombre de opción '%s' desconocido�¿error interno? no se puede generar la reubicación `%s'�falla interna en parse_register_list�inconsistencia interna en %s: bdap.w sin algún símbolo�inconsistencia interna en %s: bdapq no es un símbolo�problema de inconsistencia interna en %s: %lx�problema de inconsistencia interna en %s: ext. insn %04lx�problema de inconsistencia interna en %s: fr_subtype %d�problema de inconsistencia interna en %s: fr_symbol %lx�problema de inconsistencia interna en %s: insn %04lx�problema de inconsistencia interna en %s: símbolo resuelto�reubicación interna (tipo: IMMEDIATE) no compuesta�interno: BFD_RELOC_MMIX_BASE_PLUS_OFFSET no resuelve a la sección�interno: la expresión GREG no resuelva a la sección�interno: código de operación mips erróneo (bits 0x%lx indefinidos): %s %s�interno: código de operación mips erróneo (error de máscara): %s %s�interno: código de operación mips erróneo (tipo de operando `+%c' desconocido): %s %s�interno: código de operación mips erróneo (tipo de operando `%c' desconocido): %s %s�interno: no se puede dispersar `%s': %s�interno: hay un mmix_prefix_name pero es un prefijo vacío�interno: tipo de relajación inesperado %d:%d�interno: etiqueta %s sin manejar�reubicación_interna (tipo OFFSET_IMM) no compuesta�arquitectura <arq> en --march=<arq> inválida: %s�expresión BSPEC inválida�expresión inmediata FPA inválida�registro Hi inválido con el inmediato�expresión LOC inválida�referencia PIC inválida�interruptor abi -mabi=%s inválido�extensión de arquitectura inválida�arquitectura %s inválida�arquitectura inválida -A%s�arquitectura -xarch=%s inválida�arquitectura -z%s inválida�opción de arquitectura -m%s inválida, se ignora�intento inválido de declarar un nombre de versión externo como valor por defecto en el símbolo `%s'�registro base inválido para el desplazamiento del registro�operando de ramificación inválido�desplazamiento de ramificación byte inválido�caracter inválido %s al inicio del operando %d `%s'�caracter inválido %s antes del operando %d�carácter inválido %s en el mnemónico�carácter inválido %s en el operando %d�caracteres inválidos en la entrada�código de condición '%s' inválido�nombre de código de condición inválido�constante inválida�constante inválidoa (%lx) después de la compostura�nombre de registro de control inválido�valor de subselección de coprocesador (0-7) inválido�tamaño de desubicación por defecto "%s" inválido. Cambiando a %d por defecto.�ciclo vacío inválido�tipo de evaluación expresión %d inválido�expresión inválida para el operando %d en '%s'�expresión inválida para el operando %i en '%s'�expresión inválida en load/store múltiples�expresión inválida en el operando�etiqueta '%s' inválida�combinación de opciones inválida en la sección %s�identificador inválido para ".ifdef"�inmediato inválido�inmediato inválido para el cálculo de la dirección (valor = 0x%08lX)�inmediato inválido para el cálculo de la dirección de la pila�inmediato inválido: %ld es demasiado grande�registro índice inválido�tamaño de índice inválido para coldfire�tamaño de registro indirecto inválido�instrucción inválida para esta arquitectura; necesita �tamaño de instrucción seleccionado inválido (%d)�instrucción last inválida para un ciclo con cero adelanto�opción de listado `%c' inválida�constante literal inválida: el conjunto necesita estar más cerca�máquina `%s' inválida�tamaño de entidad de mezcla inválido�registro de dirección movx inválido�registro dsp movx inválido�registro de dirección movy inválido�registro dsp movy inválido�número inválido�desplazamiento inválido, el objetivo no está alineado a word (0x%08lX)�desplazamiento inválido, valor demasiado grande (0x%08lX)�código de operación inválido�código de operación inválido, "%s".�operando inválido�operando %d inválido en '%s'�operando inválido para '%s' ('%s' inesperado)�operando inválido en ldm�operando inválido en stm�modo de operando inválido para esta arquitectura; necesita 68020 o superior�operando inválido de ()+�operando inválido de -()�operando inválido de S^#�se solicitó un tamaño de operando inválido�sufijo de operando inválido�operando inválido para la directiva .code (%d) (se esperaba 16 o 32)�operandos inválidos para el código de operación %s: `%s'�operando inválido, no es un valor de 10-bit con signo: %d�operando inválido, no es un valor de 11-bit con signo: %d�operando inválido, no es un valor de 12-bit con signo: %d�operando inválido, no es un valor de 13-bit con signo: %d�operando inválido, no es un valor de 16-bit con signo: %d�operando inválido, no es un valor de 5-bit sin signo: %d�operando inválido, no es un valor de 6-bit con signo: %d�operando inválido, no es un valor de 6-bit sin signo: %d�operando inválido, no es un múltiplo de 32: %d�operando inválido, no es un múltiplo de 4: %d�operando inválido, no es un múltiplo de 8: %d�operando inválido, no es un valor de 16-bit sin signo: %d�operando inválido, no es un valor impar: %d�operando inválido: expresión en el objetivo PT�operandos inválidos�operandos inválidos para el código de operación�operandos inválidos para %s�operandos inválidos para el código de operación %s: `%s'�pseudo operación inválida�registros '%s' inválido para la instrucción '%s'�registro inválido en la expresión &�lista de registros inválida�lista de registros inválida para la instrucción push/pop�máscara de registro inválida�nombre de registro inválido�número de registro inválido (%d)�número de registro inválido (%ld) para '%s'�número de registro (%ld) inválido para la instrucción `%s'�registro inválido: r15 ilegal�resultado de fragmento de relajación inválido�reubicación inválida�reubicación inválida para la instrucción '%s'�reubicación inválida para el campo�reubicación inválida para la instrucción�reubicación inválida para el operando %d de '%s'�reubicación inválida para el operando %i de '%s'�reubicación inválida en la ranura de instrucción %i�rotación inválida�factor de escala inválido�sección inválida para la operación en `%s'�sección inválida para la operación en `%s' que establece `%s'�secciones inválidas para la operación en `%s' y `%s'�secciones inválidas para la operación en `%s' y `%s' que establece `%s'�segmento "%s" inválido�desplazamiento inválido�valor de desplazamiento inválid: %ld�expresión smc inválida�operando de sustracción inválido�expresión swi inválida�interruptor -m%s inválido�operando simbólico %d inválido en '%s'�sintaxis inválida para la directiva .req.�sintaxis inválida para la directiva .unreq�nombre de registro de sistema inválido�versión de hardware objetivo inválido�valor de operando no extendido inválido�código de operación de desenredo inválido�el valor is_stmt no es 0 ó 1�número isa menor que uno�desbordamiento de rango de salto de dirección (0x%lx)�salto a una dirección mal alineada (0x%lx)�basura `%s' después de la expresión�basura `%s' después del registro�basura al final de la línea; el primer carácter ignorado es `%c'�basura al final de la línea; el primer carácter ignorado tiene valor 0x%x�basura al final de la línea: `%s'�Se usa la para cargar registros de 64-bit�se redefinió la etiqueta "$%d"�etiqueta "%d$" redefinida�las etiquetas no son válidas dentro de una agrupación�el último registro debe ser r7�el operando izquierdo es un número grande; se asume el entero 0�el operando izquierdo es un número de coma flotante; se asume el entero 0�no se necesita la longitud�línea %d: rep o repi debe incluir por lo menos 4 instrucciones�línea %d: no se puede colocar la dirección del símbolo '%s' en un byte�línea %d: no se puede colocar la dirección del símbolo '%s' en un quad�línea %d: no se puede colocar la dirección del símbolo '%s' en un short�línea %d: no se puede colocar el valor %lx en un byte�línea %d: no se puede colocar el valor %lx en un short�línea %d: tipo de reubicación desconocido: 0x%x�el número de línea (%d) para la directiva .stab%c no cabe en el campo de índice (20 bits)�los números de línea deben ser positivos; se rechazó el número de línea %d.�falló la inserción en el conjunto de literales�se requiere la ubicación del conjunto de literales para text-section-literals; especifique con .literal_position�desbordamiento de conjunto literal�se referencía una literal a través de un límite de sección�Los modos de direccionamiento lk son inválidos para el direccionamiento de registros mapeados en memoria�se requiere el registro lo�se utilizó una reubicación lo() en una instrucción que no la soporta�la etiqueta local `%s' no está definida�se requiere un salto largo�un ciclo que contiene menos de tres instrucciones puede activar errores de hardware�el final de un ciclo demasiado cerca a otro final de ciclo puede activar errores de hardware�el objetivo del ciclo no sigue la instrucción loop en la sección�ciclo demasiado largo para la instrucción LOOP�se ignoran los 16 bits inferiores de la máscara�la expresión de 16 bit no está en el rango 0..65535�la macro requiere el registro $at mientras noat está en efecto�la macro requiere $at mientras $at está en uso�macros anidadas con demasiada profundidad�md_apply_fix: r_type 0x%x desconocido �md_convert_frag �md_estimate_size_before_relax �md_pcrel_from �destino BLX desalineado�destinaciones ramificadas desalineadas�datos desalineados�desplazamiento desalineado�no hay coincidencia entre el tamaño del código de operación y el tamaño del operando�no hay coincidencia entre el registro y el sufijo�.eb sin coincidencia�.procend mal colocado�operando PIC mal colocado�falta un '%c'�falta un ']'�falta un .end�falta un .end al final del ensamblado�falta un .end o un .bend al final del fichero�falta un .func�falta un .proc�= faltante�faltan las opciones CPS�falta un `)'�falta `)' después de los formales en la definición de macro `%s'�falta un `}'�falta la alineación�falta la extensión de la arquitectura�falta el nombre de arquitectura `%s'�falta el argumento�falta el separador de argumentos ',' para .cpsetup�falta la clase�falta la comilla que cierra; (se asume)�falta un `%c' que cierra�falta una llave que cierra�falta una coma�falta una coma después de la constante insn �falta una coma o punto y coma�falta el código de condición en la directiva estructurada de control�falta la arquitectura de cpu�falta el nombre de cpu `%s'�do faltante�falta el nombre del modo de emulación�falta una expresión�falta una expresión en la directiva .size�etiqueta faltante�falta una expresión local�falta el parámetro modelo�falta un nombre�falta el código de operación�operando faltante�falta un operando; se asume cero�la expresión de desubicación faltante o inválida `%s' se toma como 0�la expresión inmediata faltante o inválida `%s' se toma como 0�falta el nombre real del símbolo�falta la cadena para renombrar�falta el campo rotation después de la coma�falta el separador�falta el tamaño�falta una expresión de tamaño�falta una cadena�falta el nombre del símbolo�then faltante�to o downto faltante�falta el tipo�falta el valor�falta el nombre de versión en `%s' para el símbolo `%s'�mmu (68030 o 68851)�más de 65K de conjuntos literales�múltiples ramificaciones o saltos en el mismo agregado�especificaciones múltiples de condición�se especificaron múltiples nombres de emulación�se especificaron múltiples formatos para un agregado; se usa '%s'�literales múltiples en la expansión�especificaciones movx múltiples�especificaciones movy múltiples�especificaciones múltiples de procesamiento paralelo�secciones múltiples remapeadas a la sección de salida %s�versiones múltiples [`%s'|`%s'] para el símbolo `%s'�debe ser @(r0,...)�se debe ramificar a una dirección que sea múltiplo de 4�alineación negativa�tamaño negativo�se ignora el valor negativo en %s�bloques .bs anidados�directivas .ent anidadas�línea nueva en el título�next fuera de un loop estructurado�no hay '(' que coincida con ')'�no hay '[' que coincida con ']'�no hay un puntero a fichero actualmente�no hay un nombre de fichero a continuación de la opción -t�no hay una entrada hppa_fixup para el tipo de compostura 0x%x�no se dio un sufijo mnemónico de instrucción y ningún operando de registro; no se puede determinar el tamaño de la instrucción�no se dio un sufijo mnemónico de instrucción; no se puede determinar el tamaño inmediato�no se dio un sufijo mnemónico de instrucción; no se puede determinar el tamaño inmediato %x %c�no se encontraron arquitecturas ColdFire coincidentes�no hay un fragmento registrado para la literal�no hay un número de secuencia después de !%s�no hay tal modificador de arquitectura: `%s'�no hay tal arquitectura: `%s'�no hay tal instrucción: `%s'�no hay un sfr en esta arquitectura�no hay una definición GREG adecuada para los operandos�no se especificó una marca para %s�no es posible manejar un .file dentro de una sección .ent/.end�expresión no absoluta en campo constante�se utilizó un valor no absoluto con .space/.bes�cuenta de byte no constante�expresión no constante en la declaración ".elseif"�expresión no constante en la declaración ".if"�el rango de registro no es contiguo�operando OPF que no es inmediato, se ignora�reubicación no relativa al para el campo relativo al pc�no hay una instrucción 16 bit '%s'�no hay suficientes operandos (%d) para '%s'; se esperaban %d�el número debe ser menor que %d�número de elementos literales != 1�el número de registros debe estar en el rango [1:4]�operando de direccón impar: %ld�desubicación impar en %x�distancia de ramificación impar (0x%lx bytes)�número impar de bytes en la descripción del operando�el desplazamiento debe ser cero en codificación ARM�el desplazamiento no es un múltiplo de 4�desplazamiento fuera de rango�desplazamiento demasiado grande�sólo se permiten 1 ó dos operandos inmediatos�sólo se permite una expresión constante�sólo los desplazamientos constantes tienen soporte en la sección absoluta�sólo se permiten registros lo con inmediatos�sólo se permite r15 aquí�solamente se permiten dos registros SP VFP consecutivos aquí�el código de operación 'NOP.N' no está disponible en esta configuración�el código de operación `%s' no tiene soporte para el objetivo %s�el código de operación no tiene efecto�el código de operación no tiene soporte en este procesador�el código de operación no tiene soporte en este procesador: %s (%s)�el código de operación no es válido para esta variante de cpu�se usó la reubicación %s específica de código de operación fuera de una instrucción�ambos códigos de operación '%s' (ranura %d) y '%s' (ranura %d) tienen acceso volatile a la cola�los códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en la misma cola�los códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo registro�los códigos de operación '%s' (ranura %d) y '%s' (ranura %d) escriben en el mismo estado�un CFI abierto al final del fichero; falta una directiva .cfi_endproc�operando�el operando %d de '%s' tiene el valor inválido '%u'�el operando %d de '%s' está el valor fuera de rango '%u'�operando %s0x%lx fuera de rango.�el operando no es un inmediato�el operando debe ser una constante�el operando debe ser un múltiplo de 2�el operando debe ser un múltiplo de 4�el operando debe ser un absoluto en el rango %u..%u, no %ld�el operando no es un múltiplo de 4 para PT, PTA o PTB: %d�no coinciden el número de operandos�operando fuera de rango�operando fuera de rango para PT, PTA y PTB�el operando está fuera de rango, se expande la instrucción�operando fuera de rango: %ld�operando fuera de rango: %lu�desbordamiento de operando�el valor del operando está fuera de rango por la instrucción�no coinciden los operandos/tamaños�los operandos para el código de operación `%s' no coincide con ningún formato válido�no coinciden los operandos�los operandos no son reducibles en el momento del ensamblado�la operación combina símbolos en segmentos diferentes�la opción --link-relax solamente tiene soporte en el formato b.out�la opción `%s' podría no estar negada�no se reconoce la opción `%s'�la opción `-%c%s' es obsoleta: %s�se dieron opciones para 68851 y para no-68851�se dieron opciones para 68881 y para no-68881�memoria agotada�fuera de rango�desbordamiento en la ramificación a %s; se convirtió en una secuencia de instrucciones más larga�desbordamiento en la tabla (.lit8) literal�desbordamiento en la tabla (.lita) literal�p2align no tiene soporte en este objetivo�conflicto de empaquetado: %s debe despachar secuencialmente�paralelo�se ignora la línea parcial al final del fichero�el pc no se puede usar con escritura hacia atrás�relativo al pc�el pcrel para la ramificación a %s está demasiado lejos (0x%lx)�el pcrel para loopt está demasiado lejos (0x%lx)�el pcrel para lrw/jmpi/jsri a %s está demasiado lejos (0x%lx)�pcrel demasiado lejos�se especificó una rutina personality para el marco cantunwind�se requiere un registro puntero (X, Y o Z)�se requiere un registro puntero (Y o Z)�se requiere el registro puntero Z�los polimórficos no están activados. Use la opción -mP para activar.�se usó una expresión post-indizada en la instrucción de precarga�prefer-const16 tiene conflictos con prefer-l32r�prefer-l32r tiene conflictos con prefer-const16�la entrada CFI previa no está cerrada (falta un .cfi_endproc)�el movx previo requiere nopy�el movy previo requiere nopx�¿perfilando en la sección absoluta? Hm...�pseudo-operación ilegal dentro de .struct/.union�push/pop no tienen soporte para {reglist}^�no se permite r14 como primer registro cuando se omite el segundo registro�no se permite r14 aquí�no se permite el almacenamiento basado en r15�no se permite r15 aquí�no se debe usar r2 en el modo de direccionamiento indizado�rd y rm deben ser diferentes en mla�rd y rm deben ser diferentes en mul�rdhi y rdlo deben ser diferentes�rdhi, rdlo y rm deben ser todos diferentes�código reentrante�redefinición del registro global�redefinición del tipo de mcu %s' a %s'�redefinición del tipo de mcu `%s' a `%s'�prefijo %s redundante�se esperaba registro-registro�se esperaba un registro�se esperaba un registro, pero se vio '%.6s'�el registro tiene el tamaño erróneo para un word %s�el registro tiene el tamaño erróneo para la dirección %s�la lista de registros no está en orden ascendente�el registro debe ser sp o establecido por una directiva previousunwind_movsp�se requiere un nombre de registro o un número del 0 al 31�se requiere un número de registro superior a 15�número de registro fuera de rango�registro r%d fuera de rango�el registro r0 no se puede usar aquí�se requiere los registros r16-r23�se requieren los registros r24, r26, r28 o r30�el rango de registros no está en orden ascendente�registro rh%d fuera de rango�registro rl%d fuera de rango�el registro rq%d no existe�registro rq%d fuera de rango�el registro rr%d no existe�registro rr%d fuera de rango�el desplazamiento del registro save no es un múltiplo de %u�la sección de registros tiene contenido �la sintaxis de registro es .register %%g[2367],{#scratch|nombresimbolo|#ignore}�se usó un valor de registro como una expresión�los registros no pueden ser el mismo�desbordamiento de reubicación rel31�dirección relativa fuera de rango�llamada relativa fuera de rango�salto relativo fuera de rango�ramificación relajada fuera de rango en un salto�la reubicación %d no tiene soporte por el formato del fichero objeto�el campo reubicado y el tipo de reubicación difieren en signo�la reubicación no es aplicable�reubicación fuera de rango�desbordamiento de reubicación�repetición < 0; se ignora .fill�conflicto de recurso (A%d)�conflicto de recurso (opción C)�conflicto de recurso (opción F)�conflicto de recurso (PSW)�conflicto de recurso (R%d)�se ignora el resto de la línea; el primer carácter ignorado es `%c'�restore sin save�devuelto de mips_ip(%s) insn_opcode = 0x%x �el operando derecho es un número grande; se asume el entero 0�el operando derecho es un número de coma flotante; se asume el entero 0�ror #imm no tiene soporte�la rotación sólo puede ser 0, 8 , 16 o 24�rva sin símbolo�se utilizó dos veces el mismo tipo de prefijo�factor de escala inválido en esta arquitectura; necesita cpu32 o 68020 o superior�factor de escala de %d sin un registro índice�se utilizó una reubicación sdaoff() en una instrucción que no la soporta�se encontró una segunda directiva .ent antes de la directiva .end�falta el segundo operando�el segundo operando debe ser 1�el operando de .insn no es una constante �el segundo registro debe estar a continuación de un guión en la lista de registros�se renombró la sección %s varias veces�la sección `%s' que es alias de `%s' no se utiliza�la alineación de la sección debe ser >= 4 bytes para revisar la seguridad de MULS/MULU�el cambio de sección desde dentro de una pareja BSPEC/ESPEC no tiene soporte�los símbolos de sección ya son globales�falló la búsqueda del final del fichero .incbin `%s'�la anulación del segmento en `%s' no tiene efecto�el procesador seleccionado no tiene soporte para códigos de operación ARM�el procesador seleccionado no tiene soporte para códigos de operación THUMB�el procesador seleccionado no tiene soporte para `%s'�número de secuencia en uso para !tlsgd!%ld�número de secuencia en uso para !tlsldm!%ld�secuencial�set: el número no está en el rango -2147483648..4294967295�set: el número no está en el rango 0..4294967295�setsw: el número no está en el rango -2147483648..4294967295�se establecen atributos de sección incorrectos para %s�se establece un tipo de sección incorrecto para %s�setx: registro temporal ilegal g0�setx: el registro temporal es el mismo que el registro destino�no se permite desplazar por registro en modo thumb�se esperaba una expresión de desplazamiento�la expresión de desplazamiento es demasiado grande�el desplazamiento debe ser constante�desplazamiento fuera de rango�ramificación corta con desplazamiento cero: utilice :w�debe tener 1 o 2 operandos�debe tener dos operandos�desbordamiento con signo de .word; el interruptor puede ser demasiado grande; %ld en 0x%lx�tamaño (%ld) fuera de rango, se ignora�tamaño negativo; se ignora .fill�la longitud de "%s" ya es %ld; no se cambia a %ld�salto (%ld) o cuenta (%ld) inválidos para el tamaño del fichero (%ld)�saltando los prefijos en esta instrucción�instrucción que salta dos palabras�algunos símbolos indefinidos; se asume cero�el operando de origen debe ser una dirección absoluta de 16bit�el operando de origen debe ser un registro de 8 bit�el registro fuente debe ser r1�el registro fuente es el mismo que la base de escritura-hacia-atrás�source1 y dest debe ser el mismo registro�la asignación de espacio es demasiado compleja en la sección absoluta�la asignación de espacio es demasiado compleja en la sección común�convert_frag de sparc �la instrucción especial izquierda `%s' mata a la instrucción `%s' en el contenedor derecho�la ubicación especificada no estaba TETRA alineada�operandos espurios; (%d operandos/instrucción máximo)�el operando de pila debe ser un múltiplo de 4�prefijo `%s' por sí solo�la dirección de inicio no tiene soporte�tamaño de papel extraño, se establece a sin forma�`\' basura�cadena demasiado grande (%lu bytes)�las cadenas se deben colocar en una sección�sufijo u operandos inválidos para `%s'�soporta la interoperación ARM/Thumb�el símbolo "%s" está indefinido; se asume cero�el símbolo `%s' que es alias de `%s' no se utiliza�el símbolo `%s' ya está definido�el símbolo `%s' no puede ser débil y común al mismo tiempo�el símbolo `%s' ya está definido�el símbolo "%s" ya está definido como "%s"/%s%ld�se encontró un ciclo de definición de símbolo en %s�el símbolo en .toc no coincide con ningún .tc�símbolo%d�los símbolos asignados con .eval deben comenzar con una letra�error sintáctico�error sintáctico en .startof. o .sizeof.�error sintáctico en @(disp,[Rn, gbr, pc])�error sintáctico en @(r0,...)�error sintáctico en @(r0...)�error sintáctico en la directiva estructurada de control�error sintáctico: no es esperaba código de condición�error sintáctico: se esperaba `]', se obtuvo `%c'�error sintáctico: especificador de tabla de contenidos `%s' inválido�error sintáctico: no se esperaba un registro�error sintáctico: no se esperaba un registro de sistema�error sintáctico: falta el valor antes del nombre de registro�errór sintáctico; no se permite aquí un ')'�error sintáctico; se esperaba ,�error sintáctico; se encontró `%c' pero se esperaba `%c'�error sintáctico; falta un '(' después de la desubicación�error sintáctico; falta un '(' después del registro base�los registros del sistema no pueden estar incluídos en la lista�no se encontró una marca para .tag %s�el objetivo de la instrucción %s debe ser una etiqueta�se utilizó una reubicación tdaoff() en una instrucción que no la soporta�la etiqueta de texto `%s' está alineada a un límite impar�el único sufijo válido aquí es '(plt)'�el tipo de %s es demasiado complejo; se simplificará�no hay reubicaciones relativas a pc sin signo�Este modo de direccionamiento no se puede aplicar al operando destino�este modo de direccionamiento requiere escritura hacia atrás del registro-base�esta instrucción no tiene soporte para indizado�esta instrucción requiere una dirección post-indizada�esta instrucción no escribirá hacia atrás el registro base�esta instrucción escribirá hacia atrás el registro base�esta cadena no puede contener '\0'�la instrucción condicional thumb no está en el bloque IT�muy pocos operandos�demasiados !literal!%ld para %s�demasiadas entradas .dim�demasiadas entradas .size�se asignaron demasiados registros GREG (máximo %d)�demasiados argumentos�demasiadas composturas�demasiadas instrucciones lda para !gpdisp!%ld�demasiadas instrucciones ldah para !gpdisp!%ld�demasiadas instrucciones lituse para !lituse_tlsgd!%ld�demasiadas instrucciones lituse para !lituse_tlsldm!%ld�demasiadas referencias a memoria para '%s'�demasiadas referencias a memoria para `%s'�demasiados operandos�demasiados operandos (%d) para '%s'; se esperaban %d�demasiados operandos en la instrucción�demasiados operandos: %s�demasiados argumentos posicionales�demasiadas secciones�demasiados st_End's�demasiados códigos de operación de desenredo�demasiados códigos de operación de desenredo para la rutina personality 0�traduciendo bgeni a movi�traduciendo bmaski a movi�traduciendo mgeni a movi�traduciendo a `%s %%%s'�traduciendo a `%s %%%s,%%%s'�traduciendo a `%sp'�la excepciónd de trampa no tiene soporte en ISA 1�el fichero `%s' está truncado, se leyeron %ld de %ld bytes�dos pseudo-operadores .function sin un .ef que intervenga�¿tipo %d de reubicación hecha? �no se pueden calcular las instrucciones ADRL para el desplazamiento de PC de 0x%lx�no se puede ensanchar la instrucción�ramificación de objetivo no alineada: %d bytes en 0x%lx�los datos sin alinear en una ubicación absoluta no tienen soporte�entrada de instrucción desalineada�ciclo no alineado: %d bytes en 0x%lx�registro sin alinear�número de fichero %ld sin asignar�llaves sin balancear en el operando %d.�paréntesis sin balancear en el operando %d.�fix que no se puede decodificar�instrucción no decodificable en la instrucción frag�combinación indefinida de operandos�etiqueta local `%s' sin definir�se usa el símbolo %s indefinido como un valor inmediato�símbolo indefinido `%s' en la operación�símbolo indefinido `%s' en la operación que establece `%s'�símbolo indefinido para el código de operación "%s"�directiva .unwind_movsp inesperada�tipo de reubicación de 12-bit inesperado�tipo de reubicación de 18-bit inesperado�fin de fichero inesperado en irp ó irpc�fin de fichero inesperado en la definición de macro `%s'�fix inesperado�clase de almacenamiento %d inesperada�%d sin manejar �tipo de reubicación fix %s sin manejar�tipo de reubicación %s sin manejar�sin manejar: .proc %s,%d�código de operación "%s" sin implementar�segmento %s sin implementar en el operando�se usó un direccionamiento sin indizar en la instrucción de precarga�desconocido�sub-directiva .loc `%s' desconocida�EABI `%s' desconocida �nivel ISA %s desconocido�ISA o arquitectura %s desconocidos�MCU desconocido: %s �modo de direccionamiento %s desconocido�modo de direccionamiento desconocido para el operando %s�extensión de arquitectura `%s' desconocida�arquitectura %s desconocida�arquitectura `%s' desconocida �argumento desconocido para .usepv�código de condición desconocido: %s�restricción `%c' desconocida�cpu `%s' desconocido�directiva desconocida�escape '\%c' desconocido en la cadena; se ignora�tipo de ejecución desconocido pasado a write_2_short()�expresión desconocida en el operando %s�expresión desconocida en el operando %s. Utilice #llo() #lhi() #hlo() #hhi() �abi de coma flotante `%s' desconocida �formato de coma flotante `%s' desconocido �tipo de coma flotante desconocido tipo '%c'�instrucción '%s' desconocida�opción %s desconocida�código de operación desconocido�código de operación "%s" desconocido�código de operación %s desconocido�código de operación `%s' desconocido�código de operación o nombre de formato `%s' desconocido�código de operación1 desconocido: `%s'�código de operación2 `%s' desconocido.�código de operación desconocido: %s�código de operación desconocido: `%s'�operando %s desconocido�operando de desplazamiento desconocido: %x �operando desconocido para .arch�operador %s desconocido�operador %s desconocido. ¿ Quiere decir X(Rn) ó #[hl][hl][oi](CONST) ?�operador desconocido (se sustituyó r%s como un nombre de registro�tipo de procedimiento desconocido�opción de perfilado desconocida - se ignora.�pseudo-operador desconocido: `%s'�registro '%s' desconocido -- se ignora .req�alias de registro '%s' desconocido�reubicación desconocida (%u)�atributo de sección '%c' desconocido�operando desconocido/incorrecto�'[' desemparejado�directiva end sin coincidencia�tipo de cpu '%s' no reconocido�tipo .linkonce `%s' no reconocido�atributo de .section no reconocido: se quiere a,w,x,M,S,G,T�opción CPS no reconocida�especificación de arquitectura `%s' no reconocida�caracteres no reconocidos al final de la instrucción de procesamiento paralelo�¿¿¿ cpu por defecto `%s' no reconocido ???�nombre de emulación `%s' no reconocido�opción fopt no reconocida�códigos de operación no reconocidos�opción -%c%s no reconocida�sufijo de reubicación no reconocido�atributo de sección no reconocido�comando de sección `%s' no reconocido�tipo de sección no reconocido�tipo de sección `%s' no reconocido�tipo de símbolo "%s" no reconocido�modo de sintaxis "%s" no reconocido�cuenta de repetición sin resolver o no positiva; se utiliza 1�expresión sin resolver que debe ser resuelta�símbolo objetivo del ciclo sin resolver: %s�se requiere un registro sin desplazar�tamaño de reubicación BFD %u sin soporte�referencia relativa al PC sin soporte a una sección diferente�valor de byte sin soporte; utilice un sufijo diferente�constante large sin soporte�operandos sin soporte para %s: `%s'�reubicación sin soporte�reubicación sin soporte contra %s�tipo de reubicación sin soporte para el campo de desplazamiento DS�tipo de reubicación sin soporte�atributo de sección '%c' sin soporte�tamaño de variable o valor de relleno sin soporte�cadena sin terminar�cadena sin terminar; se insertó una línea nueva�until sin repeat�código de operación de desenredo demasiado largo�usar -march=armv2�usar -march=armv2a�usar -march=armv3�usar -march=armv3m�usar -march=armv4�usar -march=armv4t�usar -march=armv5�usar -march=armv5t�usar -march=armv5te�usar -mcpu=all�usar -mcpu=arm1�usar -mcpu=arm2�usar -mcpu=arm250�usar -mcpu=arm3�usar -mcpu=arm6�usar -mcpu=arm600�usar -mcpu=arm610�usar -mcpu=arm620�usar -mcpu=arm7�usar -mcpu=arm70�usar -mcpu=arm700�usar -mcpu=arm700i�usar -mcpu=arm710�usar -mcpu=arm7100�usar -mcpu=arm710c�usar -mcpu=arm710t�usar -mcpu=arm720�usar -mcpu=arm720t�usar -mcpu=arm740t�usar -mcpu=arm7500�usar -mcpu=arm7500fe�usar -mcpu=arm7d�usar -mcpu=arm7di�usar -mcpu=arm7dm�usar -mcpu=arm7dmi�usar -mcpu=arm7m�usar -mcpu=arm7tdmi�usar -mcpu=arm8�usar -mcpu=arm810�usar -mcpu=arm9�usar -mcpu=arm920�usar -mcpu=arm940�usar -mcpu=arm9tdmi�usar -mcpu=iwmmxt�usar -mcpu=strongarm�usar -mcpu=strongarm110�usar -mcpu=strongarm1100�usar -mcpu=strongarm1110�usar -mcpu=xscale�usar -mfpu=fpa10�usar -mfpu=fpa11�usar -mfpu=fpe�use .code16 para asegurar el modo de direccionamiento correcto�usar -mfpu=softfpa ó -mfpu=softvfp�usar puntero de marco�se utilizan opciones de estilo antiguo y nuevo para establecer el tipo de CPU�se utilizan opciones de estilo antiguo y nuevo para establecer el tipo de FPU�el uso de r15 en blx en modo ARM no es realmente útil�el uso de r15 en bx en modo ARM no es realmente útil�el uso de r15 en bxj no es realmente útil�usar revisión del tamaño de la pila�se utilizó $at sin ".set noat"�utilizando `%%%s' en lugar de `%%%s' debido al sufijo `%c'�se usa una anchura de campo de bit de cero�los especificadores endian válidos son be o le�el valor %d está fuera de rango. Utilice #lo() o #hi()�el valor 0x%lx se truncó a 0x%lx�valor de %ld fuera del rango de desubicación de byte.�valor de %ld fuera del rango de desubicación de doble word.�valor de %ld fuera del rango de desubicación de word.�el valor de %s es demasiado grande para el campo de %d bytes en %s�valor fuera de rango�valor fuera de rango: %d�el valor almacenado para r%d es IMPREDECIBLE�valor demasiado grande para caber en %d bits�memoria agotada�aviso: el símbolo %s no tiene csect�los sufijos de anchura son inválidos en modo ARM -- `%s'�word de NOPs agregados entre múltiplos de word y múltiplos de 16-bit�word de NOPs agregados entre múltiplos de word y load�la escritura hacia atrás del registro base es IMPREDECIBLE�la escritura hacia atrás del registro base cuando está en la lista de registros es IMPREDECIBLE�se usó escritura hacia atrás en la instrucción de precarga�escribir o modificar # es impredecible�número erróneo de operandos�registro erróneo en la lista de registros de coma flotante�fallo xtensa-isa: %s�no se puede hacer `pop %%cs'�se utilizó una reubicación zdaoff() en una instrucción que no la soporta�se asume cero para la expresión faltante�se utiliza cero como un valor inmediato�{entrada estándar}�